• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看 ?

      基于AD7762和FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計

      2012-01-19 12:15:00王霖郁張建宏
      電子科技 2012年6期
      關(guān)鍵詞:寄存器時序串口

      王霖郁,張建宏

      (哈爾濱工程大學(xué)信息與通信工程學(xué)院,黑龍江哈爾濱 150001)

      基于AD7762和FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計

      王霖郁,張建宏

      (哈爾濱工程大學(xué)信息與通信工程學(xué)院,黑龍江哈爾濱 150001)

      為了滿足音頻數(shù)據(jù)采集過程中對頻率和分辨率等技術(shù)指標的要求,設(shè)計了一種高速數(shù)據(jù)采集裝置。文中設(shè)計采用Altera公司的Cyclone系列FPGA芯片EP1C4F400在QuartusⅡ環(huán)境下使用Verilog語言控制ADI公司的AD7762A/D轉(zhuǎn)換器實現(xiàn)數(shù)據(jù)采集。通過串口將數(shù)據(jù)傳給上位機,完成數(shù)據(jù)分析和顯示功能。FPGA控制整個系統(tǒng)的采集時序。

      數(shù)據(jù)采集;AD7762;FPGA;寄存器控制;串口

      隨著通信技術(shù)的發(fā)展,通信業(yè)務(wù)不斷擴大,人們越來越重視高速數(shù)據(jù)采集[1]和處理技術(shù)。數(shù)據(jù)采集系統(tǒng)[2]主要包括增益放大器、A/D模數(shù)轉(zhuǎn)換器、功能控制端。文中設(shè)計了一種以FPGA為控制核心,用于控制A/D的轉(zhuǎn)換時序及數(shù)據(jù)傳輸?shù)母咚贁?shù)據(jù)采集系統(tǒng)。

      1 系統(tǒng)總體結(jié)構(gòu)

      設(shè)計系統(tǒng)以FPGA芯片EP1C4F400作為采集系統(tǒng)的核心控制單元,采用模數(shù)轉(zhuǎn)換芯片AD7762作為數(shù)據(jù)采集的核心模塊。由A/D轉(zhuǎn)換后產(chǎn)生的數(shù)字信號通過串口傳輸?shù)缴衔粰C,由上位機對數(shù)據(jù)進行一系列分析。該系統(tǒng)主要由前端處理模塊、A/D轉(zhuǎn)換控制模塊、FIFO緩存模塊及串口模塊組成,系統(tǒng)如圖1所示。

      2 硬件設(shè)計

      2.1 模數(shù)轉(zhuǎn)換模塊AD7762

      AD7762是ADI公司近年推出的一款高性能、低功耗、并行24位Sigma-Delta模數(shù)轉(zhuǎn)換芯片ADC。寬輸入帶寬,在625 kbit·s-1時信噪比為106 dB的高速Sigma-Delta轉(zhuǎn)換,使得其能夠高速獲得數(shù)據(jù)。片上集成用于信號緩沖的差分放大器,低通數(shù)字FIR數(shù)字濾波器,需要最少的外圍設(shè)備。另外,AD7762還提供了可編程的采樣速率和可調(diào)整的FIR數(shù)字濾波。AD7762要求在無復(fù)雜的前后端信號處理設(shè)計中有較高的SNR。

      在應(yīng)用正常模式下,為實現(xiàn)指定性能,差分放大器需要被配置為前端平滑濾波器,前端使用低噪聲,高性能的運算放大器對其進行配置,實現(xiàn)單端信號轉(zhuǎn)差分號,然后驅(qū)動AD7762。運算放大器使AD8021,差分放大器使用AD8138。信號由AD8021運算放大器輸入端口接入,根據(jù)A/D輸入信號的幅度標準進行輸入信號幅度的調(diào)整,經(jīng)由AD8138差分放大器進行單端轉(zhuǎn)差分處理,之后送入模數(shù)轉(zhuǎn)換器中。其電路實現(xiàn)如圖2所示。

      AD7762有許多用戶可編程寄存器??刂萍拇嫫饔糜谠O(shè)置濾波頻率、濾波器配置、時鐘分頻器等。AD7762使用16位雙向并行接口,該接口受控于CS和RD/WR。

      2.2 主控制FPGA模塊EP1C4F400

      系統(tǒng)的主控制器采用Altera公司Cyclone系列的EP1C4F400C8N。Altera Cyclone系列FPGA從根本上針對低成本進行設(shè)計,具有專業(yè)應(yīng)用特性。器件基于成本優(yōu)化的全銅1.5VSRAM工藝,輸入輸出電源電壓是3.3 V。內(nèi)核供應(yīng)電壓是1.425~1.575 V。Cyclone FPGA綜合考慮了邏輯、存儲器、鎖相環(huán)(PLL)和高級I/O接口。具有專用外部存儲器接口電路,支持DDR FCRAM和SDRAM器件以及SDR SDRAM存儲器的連接。支持單端 I/O標準如 3.3 V、2.5 V、1.8 V、LVTTL、LVCMOS、PCI、和 SSTL -2/3,滿足當前系統(tǒng)需要。通過LVDS和RSDS標準提供多達129個通道的差分I/O技術(shù)支持,每個LVDS通道信號數(shù)據(jù)率高達640 Mb·s-1。FPGA中有兩個鎖相環(huán)(PLLs),提供6個輸出和層次時鐘結(jié)構(gòu),以及復(fù)雜設(shè)計的時鐘管理電路。FPGA中包括17個 M4K存儲塊。每塊提供288 kbit的存儲容量,能夠使配置支持多種操作模式,包括RAM、ROM、FIFO及單口和雙口模式。

      2.3 系統(tǒng)后端數(shù)據(jù)傳輸模塊

      在數(shù)據(jù)傳輸模塊中,設(shè)計調(diào)用FPGA片上資源實現(xiàn)FIFO緩存。存儲深度為256×16 bit。由于A/D的采樣頻率和串口的讀寫頻率不同,因此設(shè)計中采用讀寫時鐘異步的FIFO。FIFO中的數(shù)據(jù)通過串口傳輸?shù)缴衔粰C,設(shè)計中串口芯片采用美信公司專門為RS-232標準串口設(shè)計的單電源電平轉(zhuǎn)換芯片MAX3232芯片,使用+3.3 V單電源供電。

      3 軟件設(shè)計

      系統(tǒng)利用Altera QuartusⅡ軟件[5]完成FPGA程序的編寫。Altera QuartusⅡ軟件提供完整的多平臺設(shè)計環(huán)境,能夠直接滿足特定的設(shè)計需要,為FPGA開發(fā)提供全面的設(shè)計環(huán)境。QuartusⅡ開發(fā)軟件支持多種設(shè)計輸入方式。由于FPGA支持Verilog/VHDL混合開發(fā),設(shè)計主要采用文本形式文件輸入方式和存儲器數(shù)據(jù)文件出入方式,采用的Verilog/VHDL硬件描述語言設(shè)計輸入,易于實現(xiàn)自頂向下的設(shè)計方法,易于模塊劃分和復(fù)用、移植性好、通用性強,具有較好的硬件平臺無關(guān)性,設(shè)計不因芯片工藝和結(jié)構(gòu)的改變而改變,利于向ASIC 移植[4]。

      3.1 A/D轉(zhuǎn)換器的控制寄存器

      A/D時序分為寫時序和讀時序。寫時序控制A/D寄存器的寫操作。寫操作包括兩部分,先寫控制寄存器2,給A/D加電,控制寄存器2的地址是0X0002,高10位全部是0。低6位的內(nèi)容如圖3所示。

      CDIV設(shè)置 A/D的時鐘分頻比率,CDIV=1,則ICLK=MCLK。CDIV=0,則 ICLK=MCLK/2。設(shè)計硬件電路中連接的時鐘是MCLK=40 MHz,但A/D中允許的最大的ICLK時鐘是20 MHz,需要對外部時鐘進行分頻,因此此位設(shè)為0。D1PD位置高將關(guān)斷片上差分放大器,本設(shè)計中置0,第二位寫入1。再寫控制寄存器1,設(shè)置A/D的濾波頻率、濾波器長度位、數(shù)據(jù)輸出頻率等??刂破?的內(nèi)容如表1所示。

      表1 控制器1的內(nèi)容

      控制寄存器1的地址是0X0001,設(shè)計中控制寄存器1的內(nèi)容設(shè)為0X001B。設(shè)計中通過寫控制寄存器1設(shè)置輸出數(shù)據(jù)頻率。讀時序控制A/D采樣數(shù)據(jù)的輸出。A/D的控制時序及工作狀態(tài)如圖4所示。

      AD7762串聯(lián)了3個濾波器。通過使用不同的濾波頻率、濾波器選擇和全通的結(jié)合,可以獲得大范圍的采樣速率。通過設(shè)置寄存器1的低3位濾波器的狀態(tài)設(shè)置數(shù)據(jù)輸出速率Rate,A/D中默認的濾波特性如表2所示。

      表3是在A/D內(nèi)部時鐘為20 MHz時,可看出當rate=3'h3時→625 kHz;rate=3→312.5 kHz;rate=4→156.25 kHz;rate=5→78.125 kHz。

      表3 A/D中默認的濾波特性

      3.2 A/D讀時序控制

      AD7762的讀時序如圖5所示。

      A/D寄存器寫成功后,A/D會根據(jù)寄存器設(shè)置的工作狀態(tài)進行數(shù)據(jù)采樣和傳輸。當一個新的轉(zhuǎn)換數(shù)據(jù)結(jié)果有效時,A/D的引腳會產(chǎn)生一個低脈沖信號送給FPGA,當FPGA接收到這個低脈沖信號時開始接收A/D的采樣數(shù)據(jù)。由于AD7762是24位分辨率的A/D轉(zhuǎn)換器,而外部是16位數(shù)據(jù)線,所以從AD7762中讀取一個轉(zhuǎn)換結(jié)果,需要執(zhí)行兩次16 bit讀數(shù)據(jù)操作。當同時為低電平時,數(shù)據(jù)總線開始傳播數(shù)據(jù)。在二次讀操作之間必須置高一個ICLK周期的高電平。數(shù)據(jù)傳輸結(jié)束后保持高電平,數(shù)據(jù)線處于高阻態(tài),等待下一次有效數(shù)據(jù)的傳輸。

      控制A/D的程序流程圖如圖6所示。程序編譯后生成的A/D轉(zhuǎn)換器的控制模塊如圖7所示。

      模塊中ad_data_bus[15.0]與FPGA的IO口進行連接。ad_rst_n是A/D的復(fù)位信號,而rst_n是系統(tǒng)的復(fù)位信號。ad_mclk外接40 MHz晶振,進入A/D后經(jīng)過寄存器設(shè)置進行二分頻。ad_sync是同步信號,可以同步多片ADC,此處不操作。

      將程序通過FPGA的JTAG口下載到硬件系統(tǒng),進行仿真得到的A/D模塊仿真結(jié)果如圖8所示。

      3.3 FIFO數(shù)據(jù)緩存模塊

      FIFO用于存儲FPGA接收的A/D采集的數(shù)據(jù),F(xiàn)IFO模塊的讀時鐘受前端A/D模塊中的data_valid信號控制,寫時鐘由后面的串口模塊產(chǎn)生,已達到FIFO數(shù)據(jù)讀取與串口傳輸?shù)臄?shù)據(jù)一致。保證數(shù)據(jù)準確地通過串口傳輸?shù)缴衔粰C。FIFO的讀寫控制信號分別由wrfull和rdempty控制,F(xiàn)IFO模塊如圖9所示。

      3.4 串口數(shù)據(jù)傳輸模塊

      串口模塊的開啟和關(guān)閉信號tx_en受FIFO模塊的讀信號rdreq控制。

      4 結(jié)束語

      數(shù)據(jù)采集系統(tǒng)設(shè)計中,AD7762內(nèi)部設(shè)置差分放大器和靈活設(shè)置的寄存器,使得外部的電路設(shè)計簡單且成本低。FPGA控制更為靈活方便,若想改變A/D的工作狀態(tài)只需要更改寄存器的設(shè)置內(nèi)容即可。減少外部控制線的數(shù)量,使系統(tǒng)減小干擾,更為可靠。若將此系統(tǒng)作為音頻信號分析系統(tǒng)的前端,將使整個系統(tǒng)的穩(wěn)定度及精確度得到提高。

      [1]李志軍,李欣然,石吉銀,等.用CPLD實現(xiàn)多通道數(shù)據(jù)采集系統(tǒng)的A/D轉(zhuǎn)換器控制電路設(shè)計[J].繼電器,2006,34(21):53-57.

      [2]嚴志強,王雨,任開春,等.基于DSP、CPLD和單片機的高速數(shù)據(jù)采集裝置設(shè) 計[J].電力自動化設(shè)備,2007,27(5):110-113.

      [3]周潤景,蘇良碧.基于QuartusⅡ的數(shù)字系統(tǒng)Verilog HDL設(shè)計實例詳解[M].北京:電子工業(yè)出版社,2010.

      [4]趙艷華,曹炳霞,張睿.基于QuartusⅡ的FPGA/CPLD設(shè)計與應(yīng)用[M].北京:電子工業(yè)出版社,2009.

      [5]羅軼群,代作曉.基于DSP與CPLD的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計[J].自動化技術(shù),2008,31(15):114 -116.

      [6]黃志偉,王彥.FPGA系統(tǒng)設(shè)計與實踐[M].北京:電子工業(yè)出版社,2005.

      [7]夏宇聞.Verilog數(shù)字系統(tǒng)設(shè)計教程[M].北京:北京航空航天大學(xué)出版社,2008.

      [8]何迎迎.信號頻譜分析模塊[D].南京:南京理工大學(xué),2009.

      [9]俞一鳴.Altera可編程邏輯器件的應(yīng)用與設(shè)計[M].北京:機械工業(yè)出版社,2007.

      [10]王彥,黃智偉,申政琴,等.基于FPGA的工程設(shè)計與應(yīng)用[M].西安:西安電子科技大學(xué)出版社,2007.

      Design of a Data Acquisition System Based on AD7762 and FPGA

      WANG Linyu,ZHANG Jianhong
      (College of Information and Communication Engineering,Harbin Engineering University,Harbin 150001,China)

      In order to meet the higher requirements on frequency and resolution technology indexes in the audio data acquisition process,this paper proposes a high speed data acquisition device.This design uses the Altera company's Cyclone series EP1C4F400 FPGA chip to control the AD7762 A/D converter by the ADI company and realizes data acquisition using Verilog language in QuartusⅡ environment.Serial port is used to transmit data to the PC,which accomplishes the function of data analysis and display.FPGA controls the acquisition timing of the whole system.

      data acquisition;AD7762;FPGA;register control;serial port

      TP274+.2

      A

      1007-7820(2012)06-030-04

      2012-01-04

      王霖郁(1977—),女,碩士生導(dǎo)師。研究方向:電路與系統(tǒng)。張建宏(1986—),女,碩士研究生。研究方向:電路與系統(tǒng)。

      猜你喜歡
      寄存器時序串口
      時序坐標
      基于Sentinel-2時序NDVI的麥冬識別研究
      淺談AB PLC串口跟RFID傳感器的通訊應(yīng)用
      Lite寄存器模型的設(shè)計與實現(xiàn)
      分簇結(jié)構(gòu)向量寄存器分配策略研究*
      一種毫米波放大器時序直流電源的設(shè)計
      電子制作(2016年15期)2017-01-15 13:39:08
      USB接口的多串口數(shù)據(jù)并行接收方法探索
      基于藍牙串口適配器的GPS接收機與AutoCAD的實時無線通信
      地礦測繪(2015年3期)2015-12-22 06:27:26
      基于并行控制的FPGA多串口拓展實現(xiàn)
      DPBUS時序及其設(shè)定方法
      河南科技(2014年15期)2014-02-27 14:12:36
      通化市| 道孚县| 镇康县| 眉山市| 湟中县| 木里| 关岭| 格尔木市| 色达县| 桃源县| 乌苏市| 岳西县| 娄烦县| 福清市| 开阳县| 田阳县| 通榆县| 舞钢市| 汶上县| 安丘市| 迁西县| 云林县| 南充市| 北安市| 麦盖提县| 汶上县| 天台县| 阜新| 福州市| 永修县| 铜陵市| 镇平县| 塔城市| 凉城县| 宜春市| 元谋县| 安福县| 车险| 依兰县| 梧州市| 大埔区|