馬世娟,肖永平,倪曉東
(中科芯集成電路有限公司,江蘇 無錫 214072)
20 世紀(jì)70 年代,研究者發(fā)現(xiàn)通過在不同介質(zhì)表面上引入周期性的結(jié)構(gòu)可對(duì)電磁波幅度進(jìn)行控制。該類設(shè)計(jì)可對(duì)不同頻率下的電磁波產(chǎn)生濾波器效應(yīng)。21 世紀(jì),研究者對(duì)電磁波的控制拓展到相位層面,利用周期性界面對(duì)電磁波的幅度和相位進(jìn)行控制。電磁場(chǎng)的應(yīng)用帶動(dòng)科技突飛猛進(jìn)的發(fā)展[1]。但在實(shí)際應(yīng)用中,有用電磁波被利用的同時(shí),無用電磁波給系統(tǒng)或者模塊造成干擾,導(dǎo)致系統(tǒng)或者模塊不能正常工作。
隨著通信技術(shù)的不斷發(fā)展,飛機(jī)、船舶、衛(wèi)星、地面應(yīng)用等載體的需求量越大、功能越來越復(fù)雜,其間的電磁干擾也變得尤為突出[2-4]。根據(jù)電磁兼容(EMC)的定義,不難理解,某一設(shè)備不會(huì)干擾處在同一電磁環(huán)境中的其他設(shè)備,同時(shí)自身也不會(huì)受到其他電磁干擾(Electromagnetic Interference,EMI)的影響?,F(xiàn)在大多數(shù)產(chǎn)品均對(duì)EMC 提出了要求。同時(shí),相關(guān)領(lǐng)域也制定了詳細(xì)的標(biāo)準(zhǔn)、規(guī)范以及輻射參考標(biāo)準(zhǔn)。
在實(shí)際應(yīng)用中,對(duì)電磁兼容的研究應(yīng)用大多處于問題解決法的階段[5-9]。文獻(xiàn)[10]利用CST 仿真機(jī)殼縫隙大小與電纜間耦合大小等參數(shù),實(shí)現(xiàn)電磁輻射干擾的有效抑制,但并未對(duì)板級(jí)電磁兼容進(jìn)行研究與仿真;文獻(xiàn)[11]結(jié)合測(cè)試事例,討論按元器件布局與布線原則來達(dá)到抗干擾設(shè)計(jì)的目的,并未對(duì)其中間過程進(jìn)行研究。在產(chǎn)品預(yù)言前期,缺乏通過仿真手段對(duì)電磁干擾進(jìn)行仿真、分析的手段,以達(dá)到提前識(shí)別電磁干擾是否存在干擾風(fēng)險(xiǎn)的目的。結(jié)合電磁干擾仿真結(jié)果,對(duì)產(chǎn)品提供理論優(yōu)化指導(dǎo),既能最大化減小電磁干擾對(duì)產(chǎn)品的影響,也能縮短產(chǎn)品設(shè)計(jì)周期以及提高產(chǎn)品調(diào)試效率。
本文提出了一種SoC 芯片時(shí)鐘方案,提供了兩種版圖設(shè)計(jì)方案。通過信號(hào)間隔離度仿真,提前識(shí)別到版圖設(shè)計(jì)方案一中CLK50M 與clk3 差分對(duì)間的隔離度低,存在CLK50M 間接干擾SoC 芯片內(nèi)部模擬信號(hào)的風(fēng)險(xiǎn),進(jìn)而惡化SoC 芯片輸出模擬信號(hào)質(zhì)量。根據(jù)信號(hào)間隔離度仿真結(jié)果指導(dǎo)版圖設(shè)計(jì),本文給出了版圖設(shè)計(jì)方案二。對(duì)比兩種版圖設(shè)計(jì)方案的實(shí)測(cè)結(jié)果,方案一的輸出模擬信號(hào)測(cè)試結(jié)果中存在干擾,而方案二的輸出模擬信號(hào)測(cè)試結(jié)果中無干擾。測(cè)試結(jié)果驗(yàn)證了仿真結(jié)果的準(zhǔn)確性。與傳統(tǒng)的建模仿真方法相比,本文提出的板級(jí)隔離度仿真方法具有高效、準(zhǔn)確的優(yōu)點(diǎn)。同時(shí)該方法也具有較強(qiáng)的實(shí)用型,可應(yīng)用于板級(jí)任意兩信號(hào)的隔離度評(píng)估,對(duì)規(guī)避板級(jí)EMI 風(fēng)險(xiǎn)以及模塊EMC 具有參考意義。
模塊主要實(shí)現(xiàn)功能為信號(hào)處理,即將數(shù)字信號(hào)處理成中頻模擬信號(hào),中頻模擬信號(hào)經(jīng)過濾波等輸出到連接器。其中,時(shí)鐘發(fā)生器產(chǎn)生4 對(duì)差分時(shí)鐘提供給SoC 芯片(JS71XX 型高速多通道信號(hào)處理電路),晶振輸出的50 MHz 時(shí)鐘信號(hào)為時(shí)鐘發(fā)生器提供參考時(shí)鐘。為了避免晶振信號(hào)通過耦合路徑將時(shí)鐘諧波干擾信號(hào)帶入到芯片內(nèi)部,本方案要求晶振輸出時(shí)鐘信號(hào)與時(shí)鐘發(fā)生器產(chǎn)生4 對(duì)差分時(shí)鐘間的隔離度為60 dB。
如圖1 所示,方案中采用中科芯的JS71XX 型高速多通道信號(hào)處理電路,其封裝采用SiP 封裝,簡(jiǎn)稱SoC 芯片。該SoC 芯片主要功能有完成模擬信號(hào)數(shù)字化、信號(hào)正交變換、通道校準(zhǔn)、功率控制、中頻模擬信號(hào)輸出等。
圖1 硬件方案
在方案實(shí)施版圖設(shè)計(jì)時(shí),重點(diǎn)評(píng)估晶振信號(hào)及時(shí)鐘發(fā)生器輸出信號(hào)對(duì)模擬信號(hào)的干擾影響,評(píng)估時(shí)鐘信號(hào)與模擬信號(hào)間的隔離度。
為了時(shí)鐘信號(hào)與模擬信號(hào)間的隔離度,根據(jù)設(shè)計(jì)經(jīng)驗(yàn),本方案提供了兩種不同版圖設(shè)計(jì)方案SoC 芯片、晶振、時(shí)鐘發(fā)生器三部分的布局、布線,其他部分的布局、布線方案均相同,用于分析對(duì)比布局、布線對(duì)隔離度的影響。
第一種版圖設(shè)計(jì)方案中,晶振位于SoC 芯片左下方,時(shí)鐘發(fā)生器位于晶振的右下方且位于SoC 芯片的下方,其詳細(xì)布局如圖2 所示。印制板層疊為8 層,晶振位于上表層,SoC 芯片、時(shí)鐘發(fā)生器兩個(gè)器件位于下表層。晶振輸出時(shí)鐘信號(hào)命名為CLK50M,其相關(guān)器件與走線均位于上表層。時(shí)鐘發(fā)生器輸出4 對(duì)時(shí)鐘差分對(duì)信號(hào),分別命名為clk1、clk2、clk3、clk4。clk1、clk2 兩對(duì)時(shí)鐘差分對(duì)走線位于印制板第6 層,clk3、clk4 兩對(duì)時(shí)鐘差分對(duì)走線位于印制板第3 層。SoC 芯片輸出的模擬信號(hào)走線位于印制板第3 層。
圖2 版圖設(shè)計(jì)方案一
第二種版圖設(shè)計(jì)方案中,晶振位于SoC 芯片斜下方。時(shí)鐘發(fā)生器位置不變,仍位于晶振的右下方且位于SoC 芯片的下方,其詳細(xì)布局如圖3 所示。晶振仍位于上表層,SoC 芯片仍位于下表層。與第一種版圖設(shè)計(jì)方案不同的是,為方便clk1、clk2 兩對(duì)時(shí)鐘差分對(duì)走線,將時(shí)鐘發(fā)生器放置于上表層,且印制板層疊調(diào)整為10 層。晶振輸出時(shí)鐘信號(hào)CLK50M 相關(guān)器件與走線均位于上表層。為方便走線,將時(shí)鐘發(fā)生器輸出4 對(duì)時(shí)鐘差分對(duì)進(jìn)行換pin。本文仍按照到達(dá)SoC 芯片pin 腳位置進(jìn)行命名,分別為clk1、clk2、clk3、clk4。clk1、clk2 兩對(duì)時(shí)鐘差分對(duì)走線位于印制板第8 層,clk3、clk4 兩對(duì)時(shí)鐘差分對(duì)走線位于印制板第3 層。Soc 芯片輸出的模擬信號(hào)走線位于印制板第3 層。
圖3 版圖設(shè)計(jì)方案二
版圖設(shè) 計(jì)方案一中,CLK50M 與clk1、CLK50M 與clk2、CLK50M 與clk3、CLK50M 與clk4 的隔離度分別如圖4 (a)、圖4 (b)、圖4 (c)、圖4 (d)所示。SoC 芯片輸出模擬信號(hào)的頻率為347.5 MHz,故文中關(guān)注50 MHz 晶振產(chǎn)生的N次諧波是否通過時(shí)鐘發(fā)生器輸出的時(shí)鐘差分對(duì)信號(hào)帶入到SoC 芯片內(nèi)部,從而影響SoC 芯片模擬信號(hào)的信號(hào)質(zhì)量。在頻率為600 MHz 處,CLK50M 與clk1差分對(duì)間的隔離度為-87 dB,CLK50M 與clk2 差分對(duì)間的隔離度為-98 dB,CLK50M 與clk3 差分對(duì)間的隔離度為-48 dB,CLK50M 與clk4 差分對(duì)間的隔離度為-61 dB。
圖4 版圖設(shè)計(jì)方案一仿真結(jié)果
由仿真結(jié)果可以看出,CLK50M 與clk1、clk2 差分對(duì)間的隔離度比CLK50M 與clk3、clk4 差分對(duì)間的隔離度大,其原因?yàn)镃LK50M 走線在上表層,clk1、clk2 走線在第6 層,而clk3、clk4 走線在第3 層,且clk3、clk4 信號(hào)器件與CLK50M 信號(hào)器件均在上表層且距離較近。
版圖設(shè) 計(jì)方案二中,CLK50M 與clk1、CLK50M 與clk2、CLK50M 與clk3、CLK50M 與clk4 的隔離度分別如圖5 (a)、圖5 (b)、圖5 (c)、圖5 (d)所示。在頻率為600 MHz處,CLK50M 與clk1 差分對(duì)間的隔離度為-60 dB,CLK50M 與clk2 差分對(duì)間的隔離度為-65 dB,CLK50M與clk3 差分對(duì) 間的隔 離度為-94 dB,CLK50M 與clk4 差分對(duì)間的隔離度為-86 dB。由仿真結(jié)果可以看出,CLK50M 與clk1、clk2 差分對(duì) 間的隔 離度比CLK50M 與clk3、clk4 差分對(duì)間的隔離度大。
圖5 版圖設(shè)計(jì)方案二仿真結(jié)果
對(duì)比以上兩種版圖設(shè)計(jì)方案的信號(hào)隔離度仿真結(jié)果可以看出,因版圖設(shè)計(jì)二中將時(shí)鐘發(fā)生器輸出clk1、clk2 的pin 腳換到 了版圖 設(shè)計(jì)一 中clk3、clk4 的pin 腳 的位 置,所 以CLK50M 與clk1、CLK50M 與clk2 的隔離 度因表層器件位置拉近,其間的隔離度變小。同樣,CLK50M 與clk3、CLK50M 與clk4 的隔離 度因表 層器件位置拉遠(yuǎn),其間的隔離度變大。與時(shí)鐘發(fā)生器相同輸出pin 腳處對(duì)比,版圖設(shè)計(jì)方案一中CLK50M 與clk3 差分對(duì)間的隔離度比版圖設(shè)計(jì)方案二中CLK50M 與clk1 差分對(duì)間的隔離度小12 dB。版圖設(shè)計(jì)方案一中CLK50M與clk4 差分對(duì)間的隔離度比版圖設(shè)計(jì)方案二中CLK50M 與clk2 差分對(duì)間的隔離度小4 dB。
將貼片后的射頻模塊進(jìn)行測(cè)試。版圖設(shè)計(jì)方案一的測(cè)試結(jié)果如圖6 所示,由測(cè)試結(jié)果可以看出,在347.5 MHz±25 MHz 范圍內(nèi)存在雜散干擾,導(dǎo)致模擬信號(hào)質(zhì)量變差,射頻模塊不能正常工作。
圖6 版圖設(shè)計(jì)方案一測(cè)試結(jié)果
版圖設(shè)計(jì)方案二的測(cè)試結(jié)果如圖7 所示。由測(cè)試結(jié)果可以看出,當(dāng)模擬信號(hào)輸出增益為-24.4 dBm 時(shí),在347.5 MHz±25 MHz 范圍內(nèi)無雜散干擾。當(dāng)模擬信號(hào)輸出增益為-59.8 dBm 時(shí),在347.5 MHz±25 MHz 范圍內(nèi)無雜散干擾。
圖7 版圖設(shè)計(jì)方案二測(cè)試結(jié)果
結(jié)合兩種方案的版圖設(shè)計(jì)、隔離度仿真結(jié)果以及輸出信號(hào)測(cè)試結(jié)果分析,版圖設(shè)計(jì)方案一的輸出模擬信號(hào)測(cè)試結(jié)果中存在干擾,其原因?yàn)闀r(shí)鐘發(fā)生器的時(shí)鐘輸入信號(hào)與時(shí)鐘輸出信號(hào)的布局、走線在空間上存在交叉以及布局不優(yōu),導(dǎo)致時(shí)鐘發(fā)生器的時(shí)鐘輸入信號(hào)與時(shí)鐘輸出信號(hào)間的隔離度較低,時(shí)鐘輸出信號(hào)上存在時(shí)鐘輸入信號(hào)的諧波,該諧波干擾通過時(shí)鐘輸入信號(hào)帶入到SoC芯片內(nèi)部,從而惡化SoC 芯片的輸出模擬信號(hào)質(zhì)量。版圖設(shè)計(jì)方案二中CLK50M 與clk1 差分對(duì)間的隔離度比版圖設(shè)計(jì)方案一中CLK50M 與clk3 差分對(duì)間的隔離度大12 dB,版圖設(shè)計(jì)方案二中作為強(qiáng)干擾源的CLK50M、clk1~clk4 被保護(hù)得比版圖設(shè)計(jì)方案一中的信號(hào)好,且時(shí)鐘發(fā)生器的時(shí)鐘輸入信號(hào)與時(shí)鐘輸出信號(hào)在空間上無交叉以及相關(guān)布局優(yōu),減小了SoC 芯片中模擬信號(hào)被干擾的風(fēng)險(xiǎn),故版圖設(shè)計(jì)方案二的輸出信號(hào)質(zhì)量?jī)?yōu)于版圖設(shè)計(jì)方案一中的輸出信號(hào)質(zhì)量,且不存在干擾。
本文提出了一種SoC 芯片時(shí)鐘方案,并設(shè)計(jì)了兩種版圖設(shè)計(jì)方案。針對(duì)電磁干擾的原因進(jìn)行分析,通過判斷信號(hào)間隔離度仿真結(jié)果,可提前識(shí)別版圖方案中是否存在信號(hào)間干擾風(fēng)險(xiǎn),進(jìn)而惡化SoC 芯片輸出模擬信號(hào)質(zhì)量。文中根據(jù)信號(hào)間隔離度仿真結(jié)果指導(dǎo)版圖設(shè)計(jì),并給出優(yōu)化版圖方法,即拉遠(yuǎn)干擾源與受干擾體之間的距離,改善了信號(hào)間隔離度性能。測(cè)試結(jié)果表明,版圖設(shè)計(jì)兩種方案的仿真結(jié)果與實(shí)測(cè)結(jié)果吻合,驗(yàn)證了仿真結(jié)果的準(zhǔn)確性、可參考性。本文研究結(jié)果對(duì)規(guī)避板級(jí)EMI 風(fēng)險(xiǎn)以及模塊EMC 具有參考意義。