• <tr id="yyy80"></tr>
  • <sup id="yyy80"></sup>
  • <tfoot id="yyy80"><noscript id="yyy80"></noscript></tfoot>
  • 99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看 ?

    基于FPGA 的I2C SLAVE 模式總線的設(shè)計

    2013-07-30 04:08:04魏騰飛
    電子測試 2013年10期
    關(guān)鍵詞:狀態(tài)機(jī)高電平毛刺

    魏騰飛

    (西安電子科技大學(xué),西安,710000)

    0 引言

    由于在嵌入式系統(tǒng)開發(fā)中越來越多的應(yīng)用到FPGA,而一些嵌入式CPU,比如STM32 為了降低成本,減小封裝尺寸,沒有外接專門的CPU 讀寫總線,而只提供了一些如SPI 和I2C 的接口。而且在應(yīng)用中經(jīng)常有數(shù)據(jù)要配置到FPGA 中,如FPGA 中的應(yīng)用配置寄存器,和配置表項等,都需要CPU 配置。這些數(shù)據(jù)的數(shù)據(jù)量不大,速度也不要求很高,很適合用I2C 總線來配置。I2C 總線是Philips 公司設(shè)計的一種控制和配置內(nèi)部IC 雙向兩線的串行總線。主要特點是接口信號線較少,但是其數(shù)據(jù)的傳送速率不是很高,其高速模式下為3.4Mb/s。應(yīng)用于配置FPGA 比較適合。在通常的應(yīng)用中嵌入式CPU 作為MASTER 模式的主器件,F(xiàn)PGA 作為SLAVE 模式的從器件。通過使用I2C 總線,減少了CPU 和FPGA 的連線,而且嵌入式CPU 一般有內(nèi)含I2C總線控制器,使得CPU 和FPGA 間的通訊硬件電路簡化。

    1 I2C SLAVE 模式整體結(jié)構(gòu)的分析設(shè)計

    I2C 總線要求兩條信號線,一條串行數(shù)據(jù)線 SDA,一條串行時鐘線 SCL。通過串行方式傳送數(shù)據(jù)。它是一個多主器件的總線,如果兩個或更多主器件同時傳輸數(shù)據(jù),可以沖突檢測和仲裁。為簡化設(shè)計和滿足應(yīng)用要求,該設(shè)計實現(xiàn)一個標(biāo)準(zhǔn)I2C總線的子集。完成1 字節(jié)的單次讀寫和連續(xù)讀寫功能。所以這就要求應(yīng)用中的I2C 總線上只能有一個主器件,而FPGA 邏輯則只能當(dāng)成從器件。I2C 總線的兩條信號線都是開漏的,必須外接上拉電阻,以保證總線空閑時,總線都處于高電平。I2C的讀寫時序圖如圖1。

    從圖1 中可以看出,總線的起始條件為在SCL 為高電平時,SDA 拉低產(chǎn)生一個下降沿。而總線的停止條件為在SCL 為高電平時,SDA 釋放由上拉電阻產(chǎn)生一個上升沿。在快速模式下,SCL 時鐘頻率最大值為400KHz,SCL 時鐘的低電平周期最小為1.3μs,SCL 時鐘的高電平周期最小為0.6μs。在輸入端,輸入濾波器必須抑制的毛刺脈寬最大值為50ns。由于SCL是由主器件CPU 的內(nèi)置I2C 模塊產(chǎn)生的,所以SCL 的時序肯定符合要求。而FPGA 要采樣SCL 和SDA 信號,那么FPGA 的采樣時鐘頻率至少要為SCL 頻率的2 倍以上。再加上抑制的毛刺脈寬最大值為50ns。當(dāng)FPGA 的系統(tǒng)時鐘為100MHz 時,端口以100MHz 的頻率采樣信號,遠(yuǎn)遠(yuǎn)大于快速模式下SCl 的400KHz,抑制的毛刺也將在5個時鐘周期內(nèi)處理。而且FPGA內(nèi)部邏輯一般都工作在100MHz 以上,所以I2C 模塊的系統(tǒng)時鐘可以直接使用FPGA 的系統(tǒng)時鐘,可以省去時鐘轉(zhuǎn)化模塊,簡化處理。當(dāng)I2C 總線讀FPGA 時,總線主器件在發(fā)送完第一個字節(jié),F(xiàn)PGA 回復(fù)ACK 后,緊接著就要FPGA 輸出相應(yīng)的數(shù)據(jù),所以在FPGA 邏輯發(fā)出ACK 的同時就要開始,F(xiàn)PGA 的內(nèi)部尋址和讀取相應(yīng)的數(shù)據(jù),在SCL 時鐘頻率最大值為400KHz 時,F(xiàn)PGA 的系統(tǒng)時鐘為100MHz,那么FPGA 的內(nèi)部邏輯有約250個時鐘周期的尋址時間,這個時間是完全夠用的。I2C SLAVE mode 整體結(jié)構(gòu)圖如圖2。接口信號的說明如表1。

    表1 I2C SLAVE 模塊接口信號說明

    2 I2C SLAVE 模式控制器的設(shè)計與實現(xiàn)

    2.1 I2C SLAVE 控制器的接口實現(xiàn)

    I2C SLAVE 控制器的接口部分主要包括,信號異步時鐘域的轉(zhuǎn)換。輸入濾波器,用來抑制毛刺。及SDA 線的雙向轉(zhuǎn)換。由于SDA 的PIN 是雙向的,所以一定要分配在FPGA 的IO BLOCK塊中,只有IO BLOCK 中有雙向的硬件結(jié)構(gòu)。因為SDA 和SCL信號的相位相對于FPGA 邏輯的系統(tǒng)時鐘的相位關(guān)系是不確定的。所以一定要進(jìn)行異步時鐘域的轉(zhuǎn)換,以防止輸入的寄存器出現(xiàn)亞穩(wěn)態(tài),它會使邏輯處在某個不確定的狀態(tài)。此外FPGA的系統(tǒng)時鐘頻率比較高,對輸入的毛刺比較敏感,故輸入端要加入濾波器。接口部分的框圖如圖3

    異步時鐘域的轉(zhuǎn)換,采用兩級寄存器的結(jié)構(gòu)。輸入濾波器采用5 級寄存器的結(jié)構(gòu)。當(dāng)采樣到連續(xù)5個高電平時,輸出才為高電平,否則為低電平。接口部分的寄存器全都用FPGA 的系統(tǒng)時鐘驅(qū)動。

    2.2 I2C SLAVE 控制邏輯的實現(xiàn)

    I2C SLAVE 控制邏輯狀態(tài)機(jī)是整個模塊的核心,所有I2C 總線相應(yīng)的控制都由其完成。狀態(tài)機(jī)有四個狀態(tài):IDLE,START,SAMPLE 和STOP 組成。Verilog 的定義如下:

    下面介紹各個狀態(tài)的功能。當(dāng)I2C 總線無任何操作時控制器在IDLE 狀態(tài)下,并保持。當(dāng)接口邏輯判斷到START 條件時,控制器跳轉(zhuǎn)到START 狀態(tài)下,并做好接受第一個字節(jié)的準(zhǔn)備,包括初始化bit 計數(shù)器。接著開始接受第一個字節(jié)包含7bit的地址和1bit 的讀寫狀態(tài)位。當(dāng)采集完第一個字節(jié)后,控制器跳到SAMPLE 狀態(tài)下,開始執(zhí)行數(shù)據(jù)字節(jié)的接受或發(fā)送。是接受或發(fā)送的狀態(tài)由前一字節(jié)的最后1bit 的讀寫狀態(tài)位決定。當(dāng)讀寫狀態(tài)位為高時,表示I2C 總線的讀操作,F(xiàn)PGA 邏輯發(fā)送數(shù)據(jù)。讀寫狀態(tài)位為低時,表示I2C 總線的寫讀操作,F(xiàn)PGA邏輯接受數(shù)據(jù)。接著FPGA 邏輯發(fā)出一個ACK 信號后,表示可以進(jìn)行讀寫操作。那么就進(jìn)入到SAMPLE 狀態(tài)下,正常讀或?qū)懸粋€字節(jié)(也可以連續(xù)的讀寫多個字節(jié),對此沒有限制)。在完成8bit 數(shù)據(jù)讀寫后,I2C 的主器件會發(fā)出一個STOP 條件操作。fpga 邏輯收到后,就跳轉(zhuǎn)到STOP 狀態(tài),并在幾個時鐘周期后,自動跳轉(zhuǎn)到IDLE 狀態(tài)下。從而完成一個完整的I2C 總線的讀或?qū)懖僮鳌?/p>

    當(dāng)然也包括一些異常處理,以防止?fàn)顟B(tài)機(jī)處在一個不確定的狀態(tài)下。在SAMPLE 狀態(tài)下如果遇到意外的START 條件時,即上次的總線操作沒有完成就開始了下次的操作,則控制狀態(tài)機(jī)會跳轉(zhuǎn)到START 狀態(tài)下,而開始接受這次新的總線操作,而上次的操作為無效。由如在SAMPLE 狀態(tài)下,但是又收到一個START 條件。還有如在STOP 狀態(tài)收到一個START 條件,處理也和上面一樣。下圖4 介紹了I2C SLAVE 控制邏輯狀態(tài)機(jī)的狀態(tài)跳轉(zhuǎn)圖。

    如上圖所示,在 SAMPLE 狀態(tài)下,可以連續(xù)的讀寫數(shù)據(jù),而地址是在讀寫完一個字節(jié)后由FPGA 邏輯自動加1 的。這樣做使得I2C 總線的一次操作就可以連續(xù)對多個字節(jié)讀或?qū)?。提高的總線的使用效率。

    以下是在modelsim6.0 下進(jìn)行的行為級仿真的時序圖。由自行編制的I2C 總線主器件BFM 驅(qū)動進(jìn)行測試。圖5 I2C SLAVE 控制器寫時序圖。圖6 I2C SLAVE 控制器讀時序圖。

    3 結(jié)論

    在Altera 的Cyclone II 系列中用Quartus II 12.0生成的模塊時鐘頻率可達(dá)到180MHz,占用的資源Total combinational functions 為83個,Total registers 為41個。而實際應(yīng)用在100MHz 左右。在項目應(yīng)用中,操作簡便,效果不錯。加快了項目的進(jìn)度。

    [1]Altera.Cyclone II Device Handbook,2010.

    [2]Altera.Quartus II 12.0 手冊,2012.

    [3]Philips Semiconductors.The I2C-bus Specification Version2.1,2000.

    猜你喜歡
    狀態(tài)機(jī)高電平毛刺
    一種基于FPGA的PWM防錯輸出控制電路
    一種鑄鐵鉆孔新型去毛刺刀具的應(yīng)用
    一種筒類零件孔口去毛刺工具
    基于有限狀態(tài)機(jī)的交會對接飛行任務(wù)規(guī)劃方法
    TS-03C全固態(tài)PDM中波發(fā)射機(jī)開關(guān)機(jī)控制電路原理及故障分析
    科技傳播(2019年15期)2019-08-22 08:07:44
    可抑制毛刺的鉆頭結(jié)構(gòu)
    新型銅合金化學(xué)去毛刺劑的研制
    DM 50KW中波廣播發(fā)射機(jī)欠推動故障分析
    PDM 1kW中波廣播發(fā)射機(jī)保護(hù)電路分析
    FPGA設(shè)計中狀態(tài)機(jī)安全性研究
    梁山县| 内黄县| 正安县| 永胜县| 磐安县| 长乐市| 玛多县| 昂仁县| 阿荣旗| 曲周县| 泸溪县| 彰化县| 天台县| 韶关市| 仲巴县| 宜昌市| 昭觉县| 景宁| 正定县| 塔河县| 瑞金市| 崇阳县| 花垣县| 卢龙县| 河东区| 新巴尔虎右旗| 原阳县| 荆门市| 上蔡县| 桓台县| 霍邱县| 克东县| 卢龙县| 瓦房店市| 武安市| 乌拉特后旗| 磐安县| 罗定市| 龙游县| 兴国县| 西城区|