王彤 趙野 陳杰
摘 要:為增強(qiáng)信號(hào)在惡劣的電氣噪聲環(huán)境中傳輸?shù)陌踩院涂煽啃裕岢霾⒃O(shè)計(jì)了一款利用SPI數(shù)據(jù)鏈路實(shí)現(xiàn)設(shè)備遠(yuǎn)程控制的隔離通訊芯片.分析目前兩種SPI總線隔離方案的優(yōu)缺點(diǎn),折中隔離方式、電路復(fù)雜性、成本和可靠性等因素,利用“平衡”雙線技術(shù),采用雙絞線作為傳輸介質(zhì),將四路SPI信號(hào)編碼成能夠通過(guò)變壓器耦合的無(wú)直流脈沖,提高了數(shù)據(jù)傳輸?shù)臏?zhǔn)確性和系統(tǒng)工作的可靠性.芯片基于GSMC 0.18 μm CMOS標(biāo)準(zhǔn)工藝設(shè)計(jì),核心面積為1.33×1.45 mm2.流片測(cè)試結(jié)果表明,芯片可實(shí)現(xiàn)1 Mbps的通訊速率,誤碼率小于10-9,在通信速率為0.5 Mbps的條件下支持的最大電纜長(zhǎng)度可達(dá)50 m,實(shí)現(xiàn)了遠(yuǎn)程受控器的靈活網(wǎng)絡(luò)化配置,與同類隔離方案相比,是一種兼具低成本、高可靠和結(jié)構(gòu)優(yōu)化的遠(yuǎn)程控制解決方案.
關(guān)鍵詞:SPI;遠(yuǎn)程控制;隔離通訊;雙絞線;電感耦合
中圖分類號(hào):TN402;TN79 文獻(xiàn)標(biāo)志碼:A
Abstract:In order to enhance the security and reliability of the signal transmission in the harsh electrical noisy environment, an isolated communication chip was proposed and designed to realize the remote control of the equipment by SPI data link. The advantages and disadvantages of two current SPI isolation schemes were analyzed. Considering the isolation method, circuit complexity, cost, reliability, and other factors, the chip uses the “balanced” two-wire technology and encodes the four SPI signals into DC-free pulse that can be coupled by a transformer, which can improve the accuracy of data transmission and system reliability. The chip was designed and fabricated in GSMC 0.18 μm CMOS standard process, with a total chip area of 1.33×1.45 mm2. Test results show that the chip can reach a bit error ratio of 10-9 at 1 Mbps. The maximum cable length supported at a data rate of 0.5 Mbps can be up to 50 meters. It achieves the flexible network configuration of the remote controlled device. Compared with other similar isolation schemes, the designed chip is a low-cost, highly reliable and structural optimization solution for remote control.
Key words:SPI; remote control; isolated communication; twisted pair; inductive coupling
SPI(serial peripheral interface)是一種同步串行外設(shè)接口,能夠方便地實(shí)現(xiàn)MCU與外部設(shè)備之間的通信,具有接口線少、數(shù)據(jù)速率高、支持全雙工操作等特點(diǎn),在電路集成設(shè)計(jì)中得到了廣泛應(yīng)用[1].SPI通信可采用接口直接對(duì)接的方式,實(shí)現(xiàn)主設(shè)備和外部設(shè)備間的通信.但在工業(yè)現(xiàn)場(chǎng)的數(shù)據(jù)采集中,由于設(shè)備工作環(huán)境復(fù)雜,各通信節(jié)點(diǎn)具有很高的共模電壓,干擾較大,造成SPI接口無(wú)法正常工作,嚴(yán)重時(shí)甚至?xí)龤酒蛢x器設(shè)備.因此,為了保證設(shè)備正常通信以及核心控制電路和操作人員的安全,對(duì)SPI總線各個(gè)通信節(jié)點(diǎn)實(shí)行電氣隔離是非常必要的.
傳統(tǒng)的SPI總線隔離方法是光耦合技術(shù),采用光束作為媒介傳輸電信號(hào),在高壓和低壓電氣環(huán)境之間提供安全接口.目前一般使用6N137光電隔離器件[2],該器件隔離電壓高、抗干擾能力強(qiáng)、使用壽命長(zhǎng).但每個(gè)芯片僅提供一路隔離通道,隔離SPI接口需要四顆隔離芯片并配置四個(gè)光耦器件,導(dǎo)致電路板使用空間與成本的增加,增加了電路復(fù)雜性,導(dǎo)致設(shè)計(jì)時(shí)間延長(zhǎng)和電路穩(wěn)定性下降.而且光耦器件本身具有易損耗、速度較慢(一般的數(shù)據(jù)速率低于1 Mbps)、耗電量大等缺點(diǎn),給其應(yīng)用帶來(lái)局限.數(shù)字隔離器是另一種SPI總線隔離方案,它使用變壓器或電容將數(shù)據(jù)以磁性方式或容性方式耦合到隔離柵的另一端.典型的器件是ADI公司的ADuM系列[3],該系列器件采用芯片尺寸的微型變壓器,通過(guò)電感耦合進(jìn)行隔離,與光耦合器件相比,降低了功耗,提高了數(shù)據(jù)速率且增強(qiáng)了定時(shí)精度.但每個(gè)芯片需要為SPI四路信號(hào)分別提供四路隔離通道,同時(shí)配置四個(gè)變壓器或四對(duì)電容,且需兩路電源供電,成本較高.因此從系統(tǒng)架構(gòu)設(shè)計(jì)的角度來(lái)看,盡可能減少需要隔離的信號(hào)通道數(shù),減少高絕緣等級(jí)器件的使用,降低成本和功耗,是設(shè)計(jì)的主要方向.
針對(duì)以上兩種隔離方案的不足,本文提出一種基于雙絞線傳輸?shù)碾姼旭詈闲蚐PI總線隔離方案并設(shè)計(jì)了一款芯片.該芯片利用電感耦合技術(shù),采用雙絞線作為傳輸介質(zhì),將四線SPI信號(hào)編碼成適用于單根雙絞線傳輸?shù)牟罘中盘?hào),省去了四路隔離通道的設(shè)計(jì),有效去除了共模干擾和共模噪聲,實(shí)現(xiàn)了主控器和遠(yuǎn)程受控器之間的數(shù)字式隔離通訊,保證了信號(hào)在惡劣的電氣噪聲環(huán)境中傳輸?shù)陌踩院涂煽啃?,有一定的工程?yīng)用價(jià)值.
1 設(shè)計(jì)思路
1.1 隔離方式選擇
電路隔離是將輸入和輸出兩端在物理層隔開(kāi),兩端之間沒(méi)有直接的線路,一般采用耦合的方式實(shí)現(xiàn)信號(hào)和功率的傳輸.常用的電路隔離方式有三種:光耦合、電容耦合、電感耦合.光耦合被廣泛應(yīng)用于工業(yè)網(wǎng)絡(luò),體積小、抗干擾能力強(qiáng)[4],但功耗大且不適用于全雙工或半雙工的通訊系統(tǒng).電容耦合是在隔離層上采用一個(gè)不斷變化的電場(chǎng)來(lái)傳輸信息,成本低,但采用雙絞線傳輸時(shí),信號(hào)強(qiáng)度隨電纜長(zhǎng)度的延伸而衰減,傳輸距離較短,且不能提供共模抑制.電感耦合根據(jù)變壓器原理,通過(guò)電感之間的電磁感應(yīng)來(lái)傳輸信號(hào)[5],不僅能提供電氣隔離,對(duì)共模噪聲也有較好的抑制效果,能適應(yīng)10 m以上的傳輸距離.基于以上分析,為了實(shí)現(xiàn)SPI總線全雙工、長(zhǎng)距離、高可靠通訊,芯片采用電感耦合的方式進(jìn)行隔離.
1.2 隔離方案確定
為有效濾除和隔離干擾源,防止干擾信號(hào)形成串?dāng)_,理想的方法是將使用SPI總線通信的主設(shè)備和外部設(shè)備隔開(kāi),使兩者之間無(wú)電信號(hào)聯(lián)系.本文采用如圖1所示的通信方案,發(fā)送端芯片(CHIP1)與一個(gè)微控制器或其他SPI主設(shè)備配對(duì)使用,該芯片對(duì)邏輯狀態(tài)進(jìn)行編碼,并跨越一個(gè)隔離勢(shì)壘將信號(hào)傳送至另一個(gè)芯片(CHIP2).接收端芯片對(duì)獲得的信號(hào)進(jìn)行解碼并把總線驅(qū)動(dòng)至適當(dāng)?shù)倪壿嫚顟B(tài),其中隔離勢(shì)壘利用一個(gè)簡(jiǎn)單的脈沖變壓器進(jìn)行橋接,以實(shí)現(xiàn)幾百伏的電壓隔離.
2 芯片的設(shè)計(jì)與實(shí)現(xiàn)
2.1 芯片的整體架構(gòu)
芯片架構(gòu)如圖2所示,主體模塊包括:編解碼模塊(Encode、Decode),邏輯控制模塊(Digital Controller),脈沖驅(qū)動(dòng)器模塊(Transmitter、Receiver),檢測(cè)電路和時(shí)鐘模塊(Oscillator、PLL、CDR).
芯片通過(guò)Encode模塊把標(biāo)準(zhǔn)的SPI信號(hào)編碼為可通過(guò)單根雙絞線傳輸?shù)牟罘中盘?hào),同時(shí)通過(guò)Decode模塊把差分雙絞線信號(hào)解碼為SPI信號(hào).發(fā)送器Transmitter采用電流調(diào)節(jié)型差分驅(qū)動(dòng)器結(jié)構(gòu),接收器Receiver設(shè)計(jì)為一個(gè)具有一定差分門(mén)限的窗口比較器.無(wú)通信期間,芯片將進(jìn)入低功耗待機(jī)狀態(tài),通過(guò)關(guān)斷部分電路以降低功耗.檢測(cè)電路監(jiān)測(cè)來(lái)自隔離通訊接口的差分信號(hào),當(dāng)在接口引腳IP-IM上觀測(cè)到一個(gè)持續(xù)時(shí)間大于240 ns、信號(hào)幅值超過(guò)240 mV的差分信號(hào)時(shí),檢測(cè)電路會(huì)發(fā)送喚醒信號(hào),把整個(gè)芯片從待機(jī)狀態(tài)中喚醒.為了能夠準(zhǔn)確接收數(shù)據(jù),芯片內(nèi)部集成了全數(shù)字時(shí)鐘恢復(fù)電路(all-digital clock and data recovery circuit, CDR),利用CDR從同步信號(hào)中恢復(fù)出時(shí)鐘用于解碼.
2.2 主要模塊設(shè)計(jì)
2.2.1 編解碼模塊
SPI總線是由摩托羅拉公司開(kāi)發(fā)的全雙工同步串行總線,可連接1個(gè)主設(shè)備和1個(gè)或多個(gè)從設(shè)備,主設(shè)備啟動(dòng)一個(gè)與從設(shè)備的同步通信,從而完成數(shù)據(jù)的交換[6].SPI通信采用單獨(dú)的四根信號(hào)線(CS、SCK、MOSI、MISO)來(lái)傳送數(shù)據(jù)及同步時(shí)鐘.其中CS表示片選信號(hào),用于選擇并激活從設(shè)備,由SPI主設(shè)備驅(qū)動(dòng)輸出.SCK表示同步時(shí)鐘信號(hào),用來(lái)同步主從設(shè)備的數(shù)據(jù)傳輸.MOSI為數(shù)據(jù)輸入信號(hào),MISO為數(shù)據(jù)輸出信號(hào).由引言可知,常見(jiàn)的SPI總線隔離方案中,無(wú)論是傳統(tǒng)的光耦合隔離器件還是ADI公司推出的ADuM系列器件都需要為每一路SPI信號(hào)單獨(dú)設(shè)計(jì)一路隔離通道,復(fù)雜度高,成本較高.本文采用“平衡”雙線(兩條線都不接地)技術(shù),通過(guò)脈沖的寬度、極性和時(shí)序?qū)PI信號(hào)的不同狀態(tài)進(jìn)行編碼,將四路SPI信號(hào)編碼成對(duì)稱的信號(hào)用雙線發(fā)送,這樣當(dāng)存在共模干擾時(shí),由于平衡傳輸?shù)膬蓚€(gè)端子上受到的干擾信號(hào)數(shù)值相差不多且極性相反,干擾信號(hào)在平衡傳輸?shù)呢?fù)載上可以相互抵消,提高了抗共模干擾的能力,同時(shí)無(wú)需單獨(dú)設(shè)計(jì)四路隔離通道,簡(jiǎn)化了電路的復(fù)雜性,節(jié)約了成本.
數(shù)據(jù)傳輸?shù)姆绞接泻芏喾N,光耦合器通過(guò)LED的點(diǎn)亮與熄滅表示邏輯電平的高低,ADI的數(shù)字隔離器通過(guò)將信號(hào)上升沿和下降沿編碼為雙脈沖和單脈沖來(lái)驅(qū)動(dòng)變壓器[7].本文結(jié)合雙絞線傳輸差分信號(hào)的特點(diǎn),給出了一種改進(jìn)的編解碼方案.由于變壓器不能傳輸直流信號(hào)和低頻信號(hào),可以將信號(hào)編碼成脈沖形式,而且脈沖寬度越短,功耗越低[8].基于以上分析,芯片將有效信號(hào)定義為對(duì)稱的脈沖對(duì),同時(shí)芯片中發(fā)送器可產(chǎn)生三種電壓電平:+VA、0 V、-VA(VA為模擬驅(qū)動(dòng)的差分信號(hào)幅度),其中一個(gè)+1脈沖對(duì)定義為一個(gè)+VA脈沖和一個(gè)跟隨其后的-VA脈沖.一個(gè)-1脈沖對(duì)定義為一個(gè)-VA脈沖和一個(gè)跟隨其后的+VA脈沖.為了豐富信號(hào)類型,定義電平長(zhǎng)度為300 ns(150 ns+150 ns)的脈沖對(duì)為長(zhǎng)脈沖,電平長(zhǎng)度100 ns(50 ns+50 ns)的脈沖對(duì)為短脈沖.通過(guò)脈沖寬度和極性的不同組合,產(chǎn)生四種有效信號(hào)形式.其中長(zhǎng)脈沖用于發(fā)送CS信號(hào),短脈沖用于發(fā)送數(shù)據(jù)MOSI/MISO以及相應(yīng)的SCK下降沿信號(hào),且該芯片可檢測(cè)源于SPI主控器的5種通信事件,具體如表1所示.同時(shí)接收端按表2的對(duì)應(yīng)規(guī)則在其輸出端口上重構(gòu)SPI信號(hào),具體的通信時(shí)序圖如圖3所示.
2.2.2 脈沖驅(qū)動(dòng)器模塊
IP和IM引腳負(fù)責(zé)發(fā)送和接收SPI脈沖.發(fā)送器采用一個(gè)電流調(diào)節(jié)型驅(qū)動(dòng)器以確立脈沖幅度,如圖4所示.電壓幅度由驅(qū)動(dòng)電流IB和等效阻性負(fù)載(電纜特征阻抗和終端電阻器RM)決定.輸出驅(qū)動(dòng)器把輸出端IP和IM的共模和峰值擺幅調(diào)節(jié)至正確的電平,從而可提供寬廣的輸出幅度范圍和相當(dāng)平坦的增益.當(dāng)不執(zhí)行發(fā)送操作時(shí),輸出分壓器利用一對(duì)35 kΩ電阻將IP和IM保持在靠近片內(nèi)電壓源.這個(gè)弱偏置網(wǎng)絡(luò)可把輸出保持在其期望工作點(diǎn)的附近而不會(huì)給電纜施加很大的負(fù)載,從而能夠在不影響信號(hào)幅度的情況下并聯(lián)多個(gè)隔離芯片.
2.2.3 時(shí)鐘模塊
芯片的時(shí)鐘模塊包括主晶體振蕩器、PLL環(huán)路和CDR等.10 MHz的主晶體振蕩器用來(lái)提供系統(tǒng)時(shí)鐘,同時(shí)為PLL提供低頻的參考時(shí)鐘來(lái)產(chǎn)生高頻的內(nèi)部時(shí)鐘信號(hào),既可以減少系統(tǒng)中的電磁干擾,又可以降低增設(shè)額外振蕩器的成本開(kāi)銷.同時(shí)在隔離通訊中,由于傳輸介質(zhì)的限制,很難給接收端提供額外的參考時(shí)鐘,為了使發(fā)送端芯片和接收端芯片實(shí)現(xiàn)時(shí)鐘頻率、相位的統(tǒng)一協(xié)調(diào),即實(shí)現(xiàn)時(shí)鐘同步,芯片采用CDR來(lái)保證數(shù)據(jù)傳輸?shù)目煽啃?CDR整體架構(gòu)如圖5所示,主要由雙模式鑒頻鑒相器(dual-mode phase and frequency detector,PFD)、基于二進(jìn)制搜索算法(Binary search)的數(shù)字狀態(tài)機(jī)(Machine)和數(shù)控振蕩器(digitally-controlled oscillator,DCO)以及分頻器(Divider)組成.
本設(shè)計(jì)在參考文獻(xiàn)[9]的基礎(chǔ)上采用一款符合需求的雙模式鑒頻鑒相器,如圖6所示.同步時(shí)鐘信號(hào)到來(lái)時(shí),PFD采用二進(jìn)制鑒頻鑒相器(bang-bang phase and frequency detector,bang-bang PFD)進(jìn)行鑒頻,在每個(gè)時(shí)鐘沿對(duì)信號(hào)(data)和振蕩器輸出(clk_dco)進(jìn)行比較,將輸入的相位信息量化為一比特二元相位信號(hào).為實(shí)現(xiàn)定相器的準(zhǔn)確采樣,提高精度,避免觸發(fā)器進(jìn)入亞穩(wěn)態(tài),將PFD的輸出通過(guò)時(shí)間放大器(Time Amplifier)充分放大.當(dāng)輸入相位誤差較小時(shí),即電路完成頻率鎖定后,PFD切換到亞歷山大鑒相器(Alexander phase detector,Alexander PD)進(jìn)行鑒相,采用en進(jìn)行模式選擇.
數(shù)字狀態(tài)機(jī)是時(shí)鐘數(shù)據(jù)恢復(fù)電路的控制單元,它根據(jù)PFD輸出的相位情況調(diào)節(jié)DCO的控制字.為加快鎖定進(jìn)程,采用一種改進(jìn)的二進(jìn)制快速搜索算法.文獻(xiàn)[10]中提出的二進(jìn)制搜索算法采用計(jì)數(shù)器結(jié)構(gòu),計(jì)若干周期后檢測(cè)相位情況,根據(jù)頻率控制字調(diào)整步長(zhǎng).本文取消了計(jì)數(shù)器結(jié)構(gòu),如圖7所示.在每個(gè)時(shí)鐘周期根據(jù)相位信息調(diào)整控制字,當(dāng)相位極性發(fā)生變化時(shí),頻率控制字取當(dāng)前值(fcw)和上一次相位極性發(fā)生變化時(shí)記錄的控制字(fcw_p)的平均值,以此快速地向目標(biāo)值逼近.與文獻(xiàn)[10]中的搜索算法相比,結(jié)構(gòu)簡(jiǎn)單,且每次控制字調(diào)整都發(fā)生在相位極性變化時(shí)刻,初始相位誤差基本為零.
DCO性能直接決定了CDR的輸出范圍、抖動(dòng)程度等,功耗占到CDR電路的50%以上[11],是CDR中最重要的模塊之一.芯片采用粗調(diào)與精調(diào)相結(jié)合的三級(jí)數(shù)控環(huán)形振蕩器,粗調(diào)級(jí)采用雙路輸出的路徑選擇型結(jié)構(gòu)[12],兩級(jí)精調(diào)級(jí)采用多級(jí)插值電路結(jié)構(gòu)[13],通過(guò)級(jí)聯(lián)結(jié)構(gòu)兼顧工作范圍和頻率分辨率.
對(duì)CDR進(jìn)行仿真驗(yàn)證,得到該CDR鎖定頻率范圍為18 MHz~80 MHz,可在10 s左右完成頻率鎖定,且在接收隨機(jī)數(shù)據(jù)信號(hào)時(shí),輸出峰峰抖動(dòng)為137.13 ps,RMS抖動(dòng)為32.29 ps,顯示出良好的抖動(dòng)抑制效果,供電電壓下整體功耗為1.279 mW@40 MHz.
3 測(cè)試結(jié)果與分析
芯片采用GSMC 0.18 μm CMOS標(biāo)準(zhǔn)工藝實(shí)現(xiàn),整體面積為1.33 mm×1.45 mm,照片和測(cè)試板如圖8所示.為了獲得最佳的電磁兼容性,測(cè)試芯片使用了帶中心抽頭和共模扼流圈的變壓器(采用Halo制造商生產(chǎn)的TG110-AE050N5LF),變壓器中心抽頭采用一個(gè)27 pF電容器進(jìn)行旁路,有助于衰減共模信號(hào),并將變壓器布設(shè)在靠近SPI電纜連接器的地方.考慮到變壓器漏抗和雙絞線線纜會(huì)對(duì)信號(hào)幅度造成衰減,該芯片將驅(qū)動(dòng)電流IB和接收器的比較門(mén)限電壓都設(shè)計(jì)為可調(diào)的,當(dāng)通信距離較長(zhǎng)時(shí),應(yīng)增加驅(qū)動(dòng)電流,則IP、IM兩端的脈沖幅度會(huì)相應(yīng)地增加.同時(shí),采用的TG110-AE050N5LF型變壓器具有350 μH的磁化電感和1∶1的匝數(shù)比,可以保證最大限度地減少變壓器的插入損耗,從而減弱對(duì)信號(hào)的影響.測(cè)試系統(tǒng)如圖9示:Altera Stratix IIIFPGA開(kāi)發(fā)板產(chǎn)生標(biāo)準(zhǔn)SPI信號(hào)加載到一號(hào)主端芯片的接收端,經(jīng)雙絞線傳輸給二號(hào)從端芯片,二號(hào)芯片將解碼輸出的SPI信號(hào)又傳回至FPGA中,與發(fā)送的SPI信號(hào)進(jìn)行誤碼檢測(cè),并將誤碼個(gè)數(shù)在PC上顯示出來(lái).
圖10為主從通訊芯片在SCK速率為1 Mbps、雙絞線長(zhǎng)度為1 m時(shí)的測(cè)試波形.圖中A、B分別表示主端CS下降沿、CS上升沿編碼為IP/IM上的長(zhǎng)-1脈沖、長(zhǎng)+1脈沖,經(jīng)雙絞線傳輸?shù)竭_(dá)從端芯片并解碼為從端CS下降沿和CS上升沿;C表示主端SCK上升沿采樣MOSI信息并編碼為IP/IM上的短-1或短+1脈沖,從端進(jìn)行相應(yīng)的解碼;D表示從端SCK下降沿采樣MISO信息并反饋回主端芯片,從而實(shí)現(xiàn)SPI的全雙工通訊.經(jīng)過(guò)測(cè)試,整個(gè)環(huán)路的誤碼率可達(dá)10-9,并且符合表1和表2的設(shè)計(jì)指標(biāo).
繼續(xù)增加雙絞線的長(zhǎng)度進(jìn)行測(cè)試,在保證誤碼率小于10-9的情況下,SPI通信速率與雙絞線長(zhǎng)度的關(guān)系如圖11示.在通信速率為1 Mbps下,雙絞線最長(zhǎng)可達(dá)10 m;隨著電纜長(zhǎng)度增加,通信速率下降,支持的最大電纜長(zhǎng)度可達(dá)50 m.
表3給出了本設(shè)計(jì)與常見(jiàn)的SPI總線隔離方法的對(duì)比.其顯著特點(diǎn)是摒棄傳統(tǒng)SPI總線隔離方案,采用一種改進(jìn)的編解碼方案將四路SPI信號(hào)編碼成兩路差分信號(hào),無(wú)需四路隔離通道,無(wú)需外配四個(gè)隔離器件,簡(jiǎn)化了電路設(shè)計(jì),降低了成本,同時(shí)采用雙絞線傳輸差分脈沖,提高了抗干擾的能力.
4 結(jié) 論
為實(shí)現(xiàn)SPI總線隔離,研究了現(xiàn)有的兩種隔離方案的特點(diǎn),在電感耦合理論基礎(chǔ)上采用了一種基于變壓器耦合傳輸?shù)母綦x方案并設(shè)計(jì)了一款芯片.芯片采用單根雙絞線作為傳輸介質(zhì),通過(guò)一個(gè)小型的低成本變壓器實(shí)現(xiàn)信號(hào)的耦合傳輸.測(cè)試結(jié)果表明,芯片可實(shí)現(xiàn)1 Mbps的通訊速率,誤碼率小于10-9,支持的最大電纜長(zhǎng)度可達(dá)50 m,在5 V的工作電壓下,芯片在正常工作模式下電路功耗為31.92 mW,無(wú)通訊期間,芯片在低功耗模式下工作電流小于10 μA,達(dá)到預(yù)期效果.該芯片提供了一種實(shí)現(xiàn)方式簡(jiǎn)單且性能穩(wěn)定的標(biāo)準(zhǔn)SPI設(shè)備遠(yuǎn)程通訊方法,是一種低成本、高可靠和結(jié)構(gòu)優(yōu)化的遠(yuǎn)程控制解決方案,可應(yīng)用于高可靠性的汽車(chē)總線系統(tǒng)中.
參考文獻(xiàn)
[1] 林獻(xiàn)坤,李飛燕.基于DSP驅(qū)動(dòng)的光電隔離型類SPI通道設(shè)計(jì)[J]. 測(cè)控技術(shù),2015,34(9):138-144.
LIN X K, LI F Y. Quasi-SPI channel design with optical-electrical isolation based on DSP[J]. Measurement & Control Technology, 2015,34(9):138-144. (In Chinese)
[2] 馬忠濱,侯躍新,蘭曉河.光電耦合器與具有SPI總線的器件在測(cè)控系統(tǒng)中的應(yīng)用[J].自動(dòng)化技術(shù)與應(yīng)用,2004,23(6):55-57.
MA Z B, HOU Y X, LAN X H. The application of opto-coupler and device wth SPI bus in control systems[J]. Techniques of Automation & Applications, 2004,23(6):55-57. (In Chinese)
[3] 曹成昆,冒曉建,卓斌,等.采用磁隔離器ADuM5402的混合動(dòng)力CAN總線設(shè)計(jì)[J].機(jī)電一體化,2013,19(2):68-70.
CAO C K, MAO X J, ZHUO B, et al. Hybrid CAN bus design using digital isolator ADuM5402[J]. Mechatronics, 2013,19(2):68-70. (In Chinese)
[4] 吳福全,李國(guó)華,代作曉.光隔離器原理的數(shù)學(xué)描述[J].光電子激光, 1995,6(3):153-156.
WU F Q, LI G H, DAI Z X. Mathematical description about the principle of optical isolator[J]. Journal of Optoelectronic Laser, 1995,6(3):153-156. (In Chinese)
[5] SHENG D, CHUNG C C, LAN J C. A face-to-face chip stacking 7kV RMS digital isolator for automotive and industrial motor drive applications[C]//2014 IEEE 26th International Symposium on Power Semiconductor Devices & IC's. Hawaii, America: IEEE, 2014:442-445.
[6] WANG X F, ZHANG H, ZHANG L. A daisy-chain SPI interface in a battery voltage monitoring IC for electric vehicles[C]//Solid-State and Integrated Circuit Technology (ICSICT). Guilin, China: IEEE, 2014:1-3.
[7] 鄭采軍,肖原.新型磁耦合隔離電路設(shè)計(jì)[J].電子設(shè)計(jì)工程,2011, 19(4):162-166.
ZHENG C J, XIAO Y. Design of new magnetic coupling isolating circuit[J]. Electronic Design Engineering, 2011,19(4): 162-166. (In Chinese)
[8] 張風(fēng)體. 基于片上變壓器的數(shù)字隔離器的分析與設(shè)計(jì)[D]. 成都: 電子科技大學(xué)微電子與固體電子學(xué)院, 2014:7-12.
ZHANG F T. Digital isolator analysis and design based on on-chip transformer[D]. Chengdu: School of Microelectronics and Solid State Electronics, University of Electronic Science and Technology of China, 2014:7-12. (In Chinese)
[9] CHUNG C C, DAI W C. A referenceless all-digital fast frequency acquisition full-rate CDR circuit for USB 2.0 in 65nm CMOS technology[C]// 2011 International Symposium on VLSI Design, Automation and Test (VLSI-DAT). Hsinchu, Taiwan: IEEE, 2011: 1-4.
[10]HSU H J, HUANG S Y. A low-jitter ADPLL via a suppressive digital filter and an interpolation-based locking scheme[J]. Very Large Scale Integration, 2011, 19(1): 165-170.
[11]DUNNING J, GARCIA G, LUNDBERD J, et al. An all-digital phase-locked loop with 50-cycle lock time suitable for high-performance microprocessors[J]. IEEE Journal of Solid-State Circuits, 1995, 30(4): 412-422.
[12]SHENG D, LAN J C. A monotonic and low-power digitally controlled oscillator with portability for SoC applications[C]//2011 IEEE 54th International Midwest Symposium on Circuits and Systems. Seoul, Korea: IEEE, 2011: 1-4.
[13]SHENG D, CHUNG C C, LAN J C. A monotonic and low-power digitally controlled oscillator using standard cells for SoC applications[C]// 2012 4th Asia Symposium on Quality Electronic Design (ASQED). Penang, Malaysia: IEEE, 2012: 123-127.