劉顏瓊 岳玫君
【摘 要】對于寬帶信號信道化后占用多個信道,給后續(xù)參數(shù)測量帶來了困難,提出了信道綜合設計方法,通過對原始DFT濾波器組結(jié)構(gòu)進行分析,推導出信道綜合結(jié)構(gòu),對該結(jié)構(gòu)進行matlab仿真分析,并將信道綜合結(jié)構(gòu)在FPGA上進行實現(xiàn),驗證了該算法的有效性。
【關(guān)鍵詞】DFT濾波器組;信道綜合;多相結(jié)構(gòu)
中圖分類號:TN974 文獻標識碼: A 文章編號: 2095-2457(2018)32-0044-002
DOI:10.19694/j.cnki.issn2095-2457.2018.32.019
0 引言
現(xiàn)在電子戰(zhàn)所接收信號頻帶寬,種類多,寬帶信號以其優(yōu)越的性能在無線電系統(tǒng)中得到了廣泛應用[1]。信道化接收機將寬帶信號分解成多個子頻帶,減小處理帶寬,在電子對抗偵查系統(tǒng)設計中,寬帶信號處理作為其重要的組成部分受到了越來越多的挑戰(zhàn)。信道綜合算法是將窄帶信號再重新合成寬帶,即是基于窄帶劃分的寬帶數(shù)字波束形成技術(shù),也就是將信道化后的信號恢復成原始輸入的形式,為方便后續(xù)信號處理,包括載頻、脈寬、方位等參數(shù)測量。
1 DFT濾波器組結(jié)構(gòu)
2 FPGA實現(xiàn)和仿真
輸入線性調(diào)頻信號,載頻60/32*5M,帶寬10M,加入信噪比40dB的隨機噪聲。由matlab產(chǎn)生測試信號。以Xinlix V7為硬件平臺,Vivado15.3為集成開發(fā)環(huán)境,設計32點信道化和綜合模塊。由vivado自帶仿真器進行仿真,信道化兩倍過采,將信道化結(jié)果送入綜合模塊完成信道綜合。
信道化濾波器組幅頻響應如圖2,為了滿足完全重構(gòu)條件,濾波器組之間應該滿足3dB交疊損失[3],信道化結(jié)果經(jīng)過綜合后的信號時域以及頻域如圖3??梢娋C合后信號時域波形與輸入信號一致,硬件實際輸出較輸入有延時,并且受截位等因素影響,因此輸出和輸入存在一定的比例系數(shù),將比例系數(shù)乘回去再作對比如圖4所示,輸出和輸入幾乎是重合的,所以該結(jié)構(gòu)的設計方法是可行的。
3 小結(jié)
本文根據(jù)信道化多相濾波器組的逆過程推導了信道綜合多相結(jié)構(gòu),在原始結(jié)構(gòu)基礎上提出了改進算法,并相控陣天線偵測系統(tǒng)的FPGA上實現(xiàn)了該結(jié)構(gòu),能夠?qū)π诺阑敵鐾耆貥?gòu),驗證了所推導的結(jié)構(gòu)是正確的。因此本文研究的內(nèi)容具有很重要的工程應用意義。
【參考文獻】
[1]RONALD E . CROCHIERE LAWRENCE R . RABINER. Multirate digital signal processing (Oppenheim) [Prentice-Hall, 1983]296-302
[2]蔡振浩,于宏毅,劉洋?;诩訖?quán)總體最小二乘正則化方法的混合濾波器組最優(yōu)化設計[J]. 信號處理,2010,26(12):1840-1844.
[3]陶然,張惠云,王越,多抽樣率數(shù)字信號處理理論及應用[M]. 北京:清華大學出版社,2007:55-63,108-126.