迎九
硬件仿真已有四十年的發(fā)展歷史,芯片復(fù)雜性的不斷提高驅(qū)動了硬件仿真的發(fā)展(圖P)。
“相比軟件仿真,硬件仿真的速度快1000到20000倍;并且在軟件仿真中不能找到癥結(jié)所在,例如在Linux上運行的應(yīng)用功率分析,進行性能分析,找到那些在數(shù)十億時鐘循環(huán)中的錯誤;硬件仿真器可以在芯片出來之前進行全面的軟硬件驗證。”Mentor Graphics公司硬件仿真部產(chǎn)品市場經(jīng)理GabrielePulini稱。目前,在開拓主流市場后,硬件仿真平臺已成為硬件、軟件和系統(tǒng)驗證流程中的強大資源。
Veloce硬件加速仿真平臺是Mentor Enterprise VerificationPlatform(EVP)的核心技術(shù)。EVP通過將高級驗證技術(shù)融合在一個綜合性平臺中,提高了ASIC和SoC功能驗證的生產(chǎn)率。
近日,Mentor宣布推出用于Veloce硬件仿真平臺的三款新應(yīng)用程序,包括Veloce Deterministic ICE、Veloce DFT和Veloce FastPath,可以解決復(fù)雜SoC和系統(tǒng)設(shè)計中的關(guān)鍵系統(tǒng)級驗證難題。這些應(yīng)用程序在升級的Veloce OS3操作系統(tǒng)上運行,而新的操作系統(tǒng)極大加快了設(shè)計編譯周期、門級流程和結(jié)果重新檢查(“可見性時間”)。相比以硬件為中心的策略,Veloce OS3上的Veloce Apps組合使用可以更快速地向更多工程師提供更豐富的功能。
每種新型Veloce Apps均可解決一項特定驗證問題:
Veloce Deterministic ICE在調(diào)試過程中加入了100%可見性和可重復(fù)性,從而克服了電路內(nèi)仿真(ICE)環(huán)境的不可預(yù)知性,并可使用其他“基于虛擬的”使用模型;
Veloce DFT可提升流片之前的可測試性設(shè)計(DFT)驗證速度,從而最大程度地降低了災(zāi)難性故障的風(fēng)險,并極大減少了DFT插入后驗證設(shè)計的運行時間;
Veloce FastPath在驗證使用更快速的模型的多時鐘域的SoC設(shè)計中優(yōu)化硬件仿真性能。
這些新型Veloce Apps已加入Veooce Power、Veloce EnterpriseServer和其他應(yīng)用程序中(圖2),擴充了可用于Veloce硬件仿真平臺的軟件創(chuàng)新陣容。
在圖2中,Veooce Apps運行在Veloce OS3操作系統(tǒng)上,新的OS3為Veloce平臺增加了軟件可編程性和資源管理,使其更容易添加可提高硬件仿真加速器投資回報(ROI)的全新使用模型。Veloce的硬件機器有Quattro、Maximus和Double Maximus三種。