王海濱, 解傳軍, 梁明珅
(1.海軍航空兵學院,遼寧 葫蘆島 125001; 2.哈爾濱工程大學 信息與通信工程學院,黑龍江 哈爾濱 150001)
設計與制造
無源偵察傳感器寬帶信道化接收技術研究
王海濱1, 解傳軍1, 梁明珅2
(1.海軍航空兵學院,遼寧 葫蘆島 125001; 2.哈爾濱工程大學 信息與通信工程學院,黑龍江 哈爾濱 150001)
信道化接收機是無源偵察傳感器系統(tǒng)的核心,研究了基于多相濾波結(jié)構(gòu)的信道化接收機的數(shù)學模型,并由此模型設計了一個多信道模擬系統(tǒng),利用現(xiàn)場可編程門陣列(FPGA)對抽取、濾波、快速傅立葉變換(FFT)等模塊進行了設計,解決了信號高速實時處理與FPGA處理速度之間的矛盾。最后用仿真實驗結(jié)果驗證了模型和系統(tǒng)實現(xiàn)的正確性。
無源偵察; 傳感器; 多相濾波
電子偵察是電子對抗中一個非常重要的領域,作為一種新型的無源偵察傳感器,在軍事領域起著至關重要的作用,無源偵察傳感器具有比雷達更大的作用距離,可在更大的范圍內(nèi)發(fā)現(xiàn)目標,已經(jīng)成為飛機不可缺少的傳感器。隨著雷達技術的飛速發(fā)展,電子對抗面臨越來越復雜的信號環(huán)境,而作為無源偵察傳感器中的偵察接收機也經(jīng)歷了幾個發(fā)展階段,從早期的模擬接收機發(fā)展到窄帶中頻數(shù)字接收機[1]。隨著數(shù)字信號處理技術和相應器件水平的提高,寬帶數(shù)字偵察接收機逐步發(fā)展起來,寬帶數(shù)字偵察接收機具有設備量小、算法靈活、功能易于擴展等優(yōu)點[2]。在實現(xiàn)寬帶接收機時,存在最主要的問題就是如何在處理器中實時地處理高速A/D轉(zhuǎn)換器采集到的輻射源信號。一般傳統(tǒng)的數(shù)字信道化接收機采用短時傅里葉變換技術,這種結(jié)構(gòu)的數(shù)字接收機在具有高時頻分辨率的需求時,對處理器的處理速度提出了更高的要求。
本文主要研究在傳統(tǒng)接收機的基礎上引入了多相濾波的結(jié)構(gòu),并給出了基于現(xiàn)場可編程門陣列(FPGA)的系統(tǒng)實現(xiàn)方法。
1.1 無源偵察傳感器系統(tǒng)組成
無源偵察傳感器能通過偵收、測量、分析確定輻射源的信號特征,進而確定目標平臺的類型[3]。無源偵察傳感器系統(tǒng)的主要組成如圖1所示,主要包括偵察接收天線、偵察接收機、信號處理單元、數(shù)據(jù)庫、顯示告警單元以及電源組成。其中,偵察接收機是偵察傳感器中的核心單元,能對天線接收到的信號放大、變頻和參數(shù)測量,并經(jīng)過數(shù)字采樣后變成數(shù)字信號,作為信號處理機的輸入信號。
1.2 多相濾波的基本原理
對于信道化接收機而言,其抽取器位于濾波器之后,所以,當抽取率很大或者濾波器的階數(shù)很高時,計算效率將成為限制系統(tǒng)性能的重要因素[4]。圖2給出了基于低通濾波器組的實信號信道化接收機的實現(xiàn)結(jié)構(gòu)。
圖1 無源偵察傳感器系統(tǒng)的結(jié)構(gòu)
圖2 基于低通濾波器組的實信號信道化接收機
這里,引入多相濾波器結(jié)構(gòu),多相濾波結(jié)構(gòu)是從抽取濾波轉(zhuǎn)換而來的[5],其本質(zhì)是將傳統(tǒng)抽取濾波中先濾波、再抽取的處理過程,通過數(shù)學推導,變換為先抽取,再濾波的過程,這樣就大大降低了計算量。
從圖2中可以看出:多相濾波器是由D組按一定方式抽取而成的通用有限沖擊響應(finite impulse response,FIR)子濾波器組成的。實現(xiàn)多相濾波器設計的步驟為:首先按照抗混疊濾波器的參數(shù)要求[6],按照一定的設計準則,根據(jù)原型理想低通濾波器的頻率響應確定所需要的濾波器類型和階數(shù)N,得到對應沖擊響應h(n),然后根據(jù)式(1)確定多相濾波器
hk(n)=h(nD+k),k=0,1,2,…,D-1.
(1)
1.3 改進后的實信號信道化接收機建模
由圖2可得到第k信道的輸出為
(2)
其中,yk(m)為經(jīng)過抽取后的第k路輸出信號。定義
(3)
則有
(4)
假設
xp(2m)=?Sp(2m)ejωk2mD」·hp(2m),
(5)
則
(6)
(7)
(8)
其中
(9)
(10)
改進后的信道化接收機數(shù)學模型可以根據(jù)上述公式得出,如圖3所示。
圖3 改進后的信道化接收機模型
對于多通道數(shù)字接收機的實現(xiàn)方法,既可以通過多通道數(shù)字下變頻來實現(xiàn),也可以由數(shù)字信道化接收機來完成[7]。對應的數(shù)字信號處理器件主要有數(shù)字下變頻(DDC)芯片和IPCORE,而DDC芯片主要是針對窄帶數(shù)字接收機,如INTERSIL公司的HSP50216,其最高輸入數(shù)據(jù)率為70MSPS,能處理的最大信號帶寬為1MHz,NCO分辨率為0.012Hz,通道數(shù)為4,最大抽取數(shù)為65 536,可以實現(xiàn)對AM,FM,BPSK,QPSK,FSK和DPSK等調(diào)制方式的信號進行處理[8]。一般情況下,DDC芯片的處理速率在100MSPS左右,50MHz帶寬,通道數(shù)一般為4,顯然,在雷達信號測量時是滿足不了需求的。IPCORE則可適用于窄帶和寬帶系統(tǒng),如PENTEK公司的IPC422,可以實現(xiàn)最大處理采樣率296MSPS,最大處理帶寬為148MHz,窄帶系列的信道數(shù)為32。盡管IPCORE的使用靈活,指標更高,但適用范圍較窄,且價格昂貴[9]。因此,選用FPGA實現(xiàn)多相濾波數(shù)字信道化接收機的功能,此種設計方案具有較好的實用性,并且在類似的設計中具有較強的通用性。
綜合考慮以上因素,采用Altera公司Cyclone系列FPGAEP1C6進行多相濾波數(shù)字信道化的硬件設計,開發(fā)工具為QuartusⅡ。具體數(shù)據(jù)流程是將A/D轉(zhuǎn)換后的數(shù)字中頻信號的載波頻段平均分成16個子頻段并分別下變頻到基帶,F(xiàn)PGA主要功能則是實現(xiàn)數(shù)據(jù)預處理單元、多相濾波器組和快速傅里葉變換(FFT),采用VerilogHDL進行硬件設計,并通過Modelsim工具進行綜合仿真。
通過FPGA來實現(xiàn)多相濾波器組信道化接收機主要根據(jù)圖3所示的數(shù)學模型進行設計。接收機處理的輸入信號帶寬為100MHz,經(jīng)過A/D轉(zhuǎn)換,帶通采樣頻率為200MHz,采用多相濾波技術對數(shù)字中頻信號進行信道劃分、下變頻、濾波和降速處理。設計中把信號覆蓋帶寬分成16個子頻帶,每個子頻帶帶寬為6.25MHz,便于后續(xù)DFT運算時采用FFT來實現(xiàn)。經(jīng)過多相濾波器組信道化接收處理,不同頻段的信號被分配到不同指定信道,所接收覆蓋帶寬內(nèi)的信號被分配到各個不同的信道進行輸出,其余各信道為帶外信號。在系統(tǒng)實現(xiàn)過程中采用QuartusⅡ軟件完成對FPGA的邏輯設計,多相濾波信道化接收機的電路結(jié)構(gòu)主要包括延遲抽取、FIR濾波、FFT模塊,各個模塊均采用VerilogHDL編寫。
FIR濾波模塊主要實現(xiàn)對各信道信號的濾波功能,每個信道的濾波器均是低通原型濾波器的多相分量,系統(tǒng)設計中多相濾波器組由16個子濾波器組成,每個子濾波器為16階,原型低通濾波器參數(shù)是:通帶頻率3.2MHz,阻帶截止頻率為3.5MHz,通帶紋波1dB,阻帶衰減60dB,低通原型濾波器階數(shù)為256。根據(jù)多相濾波器組與低通原型濾波器的系數(shù)關系,可以得到多相濾波器的各階系數(shù),濾波器系數(shù)量化為16bits。信道化接收機的重點則是FFT設計,系統(tǒng)中實現(xiàn)了32點并行基2復數(shù)FFT,對于FFT的設計實現(xiàn)采用流水線結(jié)構(gòu),根據(jù)32點蝶形運算算法,在每一級只設置1個蝶形運算單元,由2個累加器和3個旋轉(zhuǎn)因子乘法器組成,前兩級運算只涉及加減法運算,后三級運算中涉及到乘法運算,采用流水線結(jié)構(gòu),能縮短組合邏輯間的延時,從而提高系統(tǒng)信號處理的速率。
為了驗證無源偵察傳感器信道化接收系統(tǒng)設計的正確性,還進行了仿真實驗。由于要驗證信道化接收是否能完成對前端輸入信號的預期處理功能,因此,需要給系統(tǒng)輸入相應的數(shù)字信號,并且數(shù)據(jù)輸入速率為200MHz,輸入的信號為線性調(diào)頻信號,將已調(diào)信號作為作為A/D采樣后的數(shù)字信號,在QuartusⅡ仿真軟件中作為系統(tǒng)的輸入信號,并進行綜合仿真,得到系統(tǒng)的輸出結(jié)果,并將其存入。TBL文件,最后通過讀取.TBL文件中的結(jié)果數(shù)據(jù),繪制出輸出信號的波形,仿真結(jié)果如圖4所示。
圖4 信道化接收機輸出信號波形與幅值譜
圖4給出了第6信道輸出信號,通過輸出結(jié)果與輸入信號比對,發(fā)現(xiàn)通過多相濾波信道化接收機的波形失真較小,并且沒有輸入信號的其它各信道輸出為零??梢?,系統(tǒng)設計的多相濾波信道化接收方法能夠很好地實現(xiàn)對寬帶信號的接收,從而驗證了基于多相濾波寬帶信道化接收技術的正確性和可行性。
本文重點研究了基于多相濾波結(jié)構(gòu)的信道化接收機系統(tǒng)的設計技術,F(xiàn)PGA具有高速數(shù)據(jù)處理能力和大量的乘法器、存儲器以及邏輯單元,在數(shù)字濾波器設計方面有顯著優(yōu)勢,這些都為無源偵察傳感器寬帶信道化接收技術研究提供了條件。本文建立了寬帶數(shù)字信道化接收機模型,給出了采用FPGA對抽取、濾波、FFT等模塊進行設計的具體方法,仿真實驗驗證表明:本文提出的寬帶信道化接收技術是正確的、高效的和靈活的。
[1] 馬昆林,亢春梅.國外機/艦載傳感器的發(fā)展現(xiàn)狀[J].傳感器與微系統(tǒng),2009,28(5):1-3.
[2]TsuiJBY,StephensJPSr.Digitalmicrowavereceivertechnology[J].IEEETransactionsonMicrowaveTheoryandTechniques,2002, 50(3):699-705.
[3] 劉 平,靳成英,陳曾平.一種基于短時FFT的寬帶數(shù)字偵察接收機設計[J].信號處理,2008,24(6):988-991.
[4] 周 欣,吳 瑛.基于多相濾波的寬帶接收機信道化算法研究[J].現(xiàn)代雷達,2006,28(11):71-74.
[5] 王旭東,劉 渝.全并行結(jié)構(gòu)FFT的FPGA實現(xiàn)[J].南京航空航天大學學報,2006,38(1):96-100.
[6] 楊小牛,樓才義,徐建良.軟件無線電原理與應用[M].北京:電子工業(yè)出版社,2001:21-87.
[7] 胡廣書.數(shù)字信號處理(理論、算法與實現(xiàn))[M].北京:清華大學出版社,2004:179-191.
[8] 吳繼華,王 誠. Altera FPGA/CPLD設計(高級篇)[M].北京:人民郵電出版社,2005.
[9] 王永明,張爾揚,王世練,等.基于多級信道化的超寬帶搜索接收機設計與實現(xiàn)[J].信號處理,2010,26(1):121-126.
Research on wideband channelized receiving technology for passive reconnaissance sensor
WANG Hai-bin1, XIE Chuan-jun1, LIANG Ming-shen2
(1.Naval Air Force College, Huludao 125001, China;2.College of Information and Communication Engineering, Harbin Engineering University,Harbin 150001, China)
Channelized receivers is the core of passive reconnaissance sensor system,a math model for channelized receiver based on polyphase filtering structure and a multichannel simulation system is designed based on this model, the extract, filtering and FFT modules are designed based on FPGA,the contradiction between signal high-speed real-time processing and FPGA processing speed is solved. At last, the simulation experimental results verify the model and system realization is correct.
passive reconnaissance; sensor; polyphase filtering
2014—11—07
10.13873/J.1000—9787(2015)02—0073—03
TN 971
A
1000—9787(2015)02—0073—03
王海濱(1982-),男,內(nèi)蒙古赤峰人,講師,研究方向為電子對抗、信息對抗等。