涂啟志,馬敏輝,趙文清
(1.無錫市廣播電視大學(xué),江蘇 無錫,214000;2.中國(guó)電子科技集團(tuán)公司第58研究所,江蘇 無錫 214035)
半導(dǎo)體器件從分立走向集成,從SSI發(fā)展到ULSI?,F(xiàn)在已可以將近1億個(gè)器件集成在一個(gè)芯片上,失效率將降低至10FIT數(shù)量級(jí)[1]。在這種低失效率的情況下,已無法通過傳統(tǒng)的可靠性試驗(yàn)方法確定失效率的具體數(shù)值,當(dāng)然更不可能定量確定失效率與有關(guān)工藝參數(shù)的相互關(guān)系。這時(shí)考慮工藝可靠性就不應(yīng)從失效率出發(fā),而應(yīng)根據(jù)失效機(jī)理,確定影響可靠性的關(guān)鍵工序和關(guān)鍵工藝參數(shù)。
快速圓片級(jí)工藝可靠性(WLR)評(píng)估正是基于這樣的基本思路[2~4],其核心包括兩方面的工作。一方面是將表示IC可靠性的失效率要求轉(zhuǎn)化為對(duì)工藝參數(shù)和工藝條件的控制要求,并通過調(diào)整設(shè)備、工藝優(yōu)化設(shè)計(jì),使這些要求得到滿足。另一方面是在平時(shí)常規(guī)生產(chǎn)中,通過工藝參數(shù)監(jiān)測(cè)和實(shí)施統(tǒng)計(jì)過程控制技術(shù),使工藝過程始終處于統(tǒng)計(jì)受控狀態(tài),保證生產(chǎn)的電路一直滿足可靠性要求。在0.5 μm工藝開發(fā)過程中,我們?cè)赑CM中設(shè)計(jì)了多種用于考核工藝和器件可靠性的測(cè)試結(jié)構(gòu),用來測(cè)試金屬、孔、W-Plug通孔的電遷移、器件熱載流子以及工藝等離子損傷引起電荷等可靠性方面的參數(shù),同時(shí)分別給出了相應(yīng)的工藝和物理機(jī)理、測(cè)試結(jié)構(gòu)和方法以及測(cè)試結(jié)果。
快速WLR測(cè)試為半導(dǎo)體廠產(chǎn)出的大批量樣品能夠方便進(jìn)行測(cè)試提供了巨大的便利。這些測(cè)試結(jié)構(gòu)設(shè)計(jì)在劃片槽中,這樣的安排使快速測(cè)試能夠反映整個(gè)圓片的可靠性變化以及片間和批間的變化。使用日常的WLR測(cè)試技術(shù)可以量化和檢查這些變化的來源。
電遷移是Al的自擴(kuò)散,主要原因是Al條中電子運(yùn)動(dòng)的動(dòng)力遷移。雖然電子電勢(shì)不足以使Al原子離開其晶格位置,但增加了原子獲得足夠的熱能移動(dòng)到相鄰空位的幾率。輕微電子電流的動(dòng)力傳輸增加了原子朝相同方向跳越的可能性,持續(xù)的電流同樣降低了原子朝相反方向跳越的可能,這樣持續(xù)同方向的電流導(dǎo)致了絕對(duì)物質(zhì)的流動(dòng)[5]。
鋁金屬通常是以一系列緊密排列的單晶晶粒存在。雖然電遷移沿晶粒邊界快速發(fā)生,但同時(shí)也穿通晶粒內(nèi)部。試驗(yàn)表明,在到達(dá)材料的1/2~2/3絕對(duì)熔點(diǎn)溫度前,體內(nèi)或格點(diǎn)擴(kuò)散率都很低,并且依賴于條寬和晶粒的比率。
對(duì)給定的任何材料,電遷移率和電流密度以及膜層溫度成正比。依賴關(guān)系通過Black方程[6]表示:
其中:TTF是失效時(shí)間,A是材料依賴常數(shù),J是電流密度A/cm2,通常為106A/cm2;n是電流密度因子,通常為2;Ea是熱激活能,為0.473 eV;k是Boltzmann常數(shù),為8.62×10-5eV/K;T是絕對(duì)溫度,為(85+273)K。
公式反映固定電流密度應(yīng)力條件下金屬條金屬電遷移率相關(guān)情況,但金屬條失效時(shí)間也受應(yīng)力梯度的影響,熱梯度和機(jī)械應(yīng)力都能優(yōu)先引起鋁中自擴(kuò)散。我們知道沒有電應(yīng)力下這些應(yīng)力梯度也能引起金屬條失效,梯度的存在以及梯度擴(kuò)散方向和驅(qū)動(dòng)電遷移的電流方向是否一致,能使早期金屬電遷移率加速或降低。
圖1顯示電遷移標(biāo)準(zhǔn)圓片級(jí)電加速測(cè)試(SWEAT)結(jié)構(gòu)[7]。結(jié)構(gòu)是一系列寬和窄的線條段,這些線條可以允許大電流密度測(cè)試,同時(shí)保持溫度低于發(fā)生體內(nèi)和邊界遷移的臨界躍遷溫度,寬條作為熱收集器為窄條降溫。圖中也顯示這些結(jié)構(gòu)的設(shè)計(jì)規(guī)則,通常測(cè)試鏈中大于7個(gè)這樣的結(jié)構(gòu),顯示值都為經(jīng)驗(yàn)值。圖1顯示對(duì)三層金屬工藝中選擇兩種不同熱收集器的縱向剖面圖,對(duì)任何一層金屬,熱收集器和M1相連,這非常重要,因?yàn)榻饘贌釋?dǎo)大約是二氧化硅的50倍,這樣設(shè)計(jì)給了熱收集器一個(gè)熱阻,使每層金屬基本相同。
圖1 SWEAT 結(jié)構(gòu)細(xì)節(jié)描述
使用熱收集器比單一的直條可以允許金屬條通過大的電流密度而不發(fā)生異常的失效,這樣測(cè)試時(shí)間可以降低,對(duì)多層金屬工藝而言非常重要。如果M3下的氧化層是M1下氧化層厚度的3倍,那么M3的熱阻將是M1的3倍,結(jié)果是若要M1、M3金屬條的溫度相同,流過M3的電流密度將是M1電流密度的1/3。如果這個(gè)工藝電流密度指數(shù)是2,那么M3的測(cè)試時(shí)間將延長(zhǎng)9倍。
采用相似的測(cè)試結(jié)構(gòu)同樣可以測(cè)試孔和W-Plug通孔的失效時(shí)間和壽命估計(jì)。
根據(jù)式(1),測(cè)試過程中同時(shí)考慮溫度加速度和電流加速度,得到在不同溫度下的電遷移失效時(shí)間(如表1)及其相應(yīng)的金屬電遷移壽命和溫度對(duì)應(yīng)曲線(如圖2)。
由圖2的壽命擬合曲線,很容易就能夠估算出金屬在一定電流密度下不同溫度的電遷移壽命時(shí)間。
表2列出了在673 K時(shí),測(cè)試的溫度加速度、電流加速度、總加速度和失效時(shí)間,以及推算出的電遷移壽命值??梢钥闯?,在單一電遷移失效機(jī)理下,金屬壽命可以達(dá)到近三十年以上。
表1 CMOS工藝金屬1在不同溫度下的電遷移失效值
溫度加速度:
式(2)中:
AT—溫度加速度;
Tuse—使用條件下的溫度值,K;
Ttest—實(shí)驗(yàn)條件下的溫度值,K。
電流加速度:
式(3)中:
AJ—電流加速度;
Juse—使用條件下的電流密度,A/cm2;
Ttest—加速應(yīng)力條件下的電流密度,A/cm2。
圖2 CMOS工藝金屬1電遷移失效與溫度的關(guān)系曲線
表2 673 K時(shí)CMOS工藝金屬1電遷移壽命時(shí)間
圖3給出了測(cè)試金屬電遷移失效后的照片,圖中發(fā)亮部分表現(xiàn)為金屬條中出現(xiàn)空洞。
圖3 亞微米CMOS工藝金屬1的電遷移失效圖形
0.5 μm CMOS工藝中,器件在水平和垂直方向上的參數(shù)(例如:溝道長(zhǎng)度L、寬度W、柵氧厚度Tox、源漏結(jié)深Xj等)都按一定規(guī)律等比例縮小,薄柵氧以及較短的溝道長(zhǎng)度都會(huì)使溝道區(qū)縱向電場(chǎng)和橫向電場(chǎng)增大,使得溝道區(qū)載流子在從源向漏移動(dòng)的過程中獲得足夠的動(dòng)能,這些高能(熱)載流子能克服Si-SiO2界面勢(shì)壘進(jìn)入氧化層,造成Si-SiO2界面損傷或產(chǎn)生氧化物陷阱(如圖4所示),使MOSFET的閾值電壓Vth、線性區(qū)跨導(dǎo)gm等參數(shù)發(fā)生漂移或退化,影響器件的可靠性,并最終引起電路失效,此即為熱載流子效應(yīng)[8~9]。
熱載流子效應(yīng)造成的器件性能退化主要由器件壽命τ來表征,器件的壽命值是以閾值電壓Vth、跨導(dǎo)gm等的變化量達(dá)到某一標(biāo)準(zhǔn)(例如:ΔVth=10 mV,Δgm/gm=10%)為失效判據(jù)。由于要達(dá)到這一失效標(biāo)準(zhǔn)仍然需要較長(zhǎng)時(shí)間,所以通常是在器件上作用一段時(shí)間的應(yīng)力,測(cè)出若干個(gè)應(yīng)力時(shí)間的參數(shù)漂移點(diǎn),再用外推的方法算出器件在應(yīng)力作用下的壽命值,以此為根據(jù)進(jìn)行參數(shù)提取,得到正常工作條件下的壽命值[10]。
圖4 NMOS器件中熱載流子效應(yīng)示意圖
對(duì)NMOSFET器件而言,推算壽命的加速模型有三種:襯底/漏極電流比率模型、基極電流模型和漏極電壓加速模型[11~12],本章采用襯底/漏極電流比率模型,模型方程如下:
式中,τ是熱載流子退化壽命,H是比例常數(shù),m、n是模型參數(shù),ID是漏極電流,Isub是襯底電流,ΔD指的是參數(shù)退化量,W是溝道寬度。
按照模型要求,我們?cè)O(shè)計(jì)了不同尺寸的NMOS管(圖4),并使用閾值電壓Vth漂移10 mV作為失效判據(jù),對(duì)工藝線的熱載流子注入效應(yīng)進(jìn)行評(píng)價(jià)。
對(duì)襯底/漏極電流比率模型公式整理可得:
C1=ΔDnH,采用跨導(dǎo)gm漂移量作為失效判據(jù),ΔD為規(guī)定的跨導(dǎo)gm的變化量,H取決于工藝的系數(shù),模型參數(shù)m=φit/φt[11]。
φit為電子在產(chǎn)生界面陷阱中所必須具備的臨界能量,φt為碰撞離化能,m可以通過τID與ID/Isub的對(duì)數(shù)曲線中得出。
模型參數(shù)n由閾值電壓隨時(shí)間變化的對(duì)數(shù)坐標(biāo)中得出。得到模型參數(shù)m、n之后,只需測(cè)量器件的壽命τ、襯底電流Isub以及漏極電流ID,利用式(5)可以定出針對(duì)該種器件的介質(zhì)工藝的系數(shù)H;所以,對(duì)于工藝線上產(chǎn)品,只要監(jiān)測(cè)到Isub和ID,就能估計(jì)相關(guān)器件的壽命,并對(duì)該器件的熱載流子衰退效應(yīng)進(jìn)行評(píng)價(jià)。
圖5顯示了熱載流子器件測(cè)試結(jié)構(gòu),漏被柵包圍的N管。這是沒有場(chǎng)氧邊界的測(cè)試器件,結(jié)構(gòu)四周被襯底接觸包圍,漏接觸在漏的中心,漏設(shè)計(jì)較寬是減小在漏邊角處的注入電流。采用柵包圍結(jié)構(gòu)是因?yàn)闇y(cè)試需要在漏端加雪崩擊穿電壓,產(chǎn)生大量熱電子來進(jìn)行,雪崩擊穿電壓必須作用在漏靠近柵邊界,如果用常用器件結(jié)構(gòu)進(jìn)行測(cè)試,由于電場(chǎng)注入效應(yīng),雪崩擊穿電壓通常發(fā)生在有源區(qū)和場(chǎng)氧的邊界,場(chǎng)注會(huì)在場(chǎng)邊界點(diǎn)產(chǎn)生一個(gè)陡峭的結(jié),降低了此點(diǎn)的擊穿電壓。
圖5 熱載流子測(cè)試
由于應(yīng)力試驗(yàn)通常是以閾值電壓Vth、跨導(dǎo)gm等的變化量達(dá)到某一標(biāo)準(zhǔn)(例如:ΔVth=10 mV,Δgm/gm=10%)為失效判據(jù),所以在應(yīng)力實(shí)驗(yàn)之前首先要得到器件的Vth、gm、BVdss(擊穿電壓)等參數(shù)的原始值。然后通過測(cè)試得到使Isub達(dá)到最大值的柵壓和漏壓。
眾所周知,Isub和Ig(柵電流)是監(jiān)控?zé)彷d流子注入效應(yīng)的重要電學(xué)參數(shù)。其中主要由Isub反映NMOS管的熱載流子注入效應(yīng),而反映PMOS管的熱載流子注入效應(yīng)的是Ig。而在加速應(yīng)力實(shí)驗(yàn)中器件柵端以及漏端所施加的應(yīng)力通常是IsubMAX(最大襯底電流)或IgMAX(最大柵電流)所對(duì)應(yīng)的VG(柵壓)和VD(漏壓);而VD的選取與該器件的擊穿電壓BVdss有關(guān),通常選取擊穿電壓的60%~90%作為漏端的電應(yīng)力值。
對(duì)于寬長(zhǎng)比W/L=20/0.55,柵氧厚度為15 nm、10 nm、12.5 nm的一組NMOS管,Isub與VG、VD的關(guān)系曲線如圖6所示,對(duì)應(yīng)VD=75%BVdss。
從圖6可知,在NMOS管的寬長(zhǎng)比相同的情況下,柵氧越薄,IsubMAX越大;但是當(dāng)VD一定時(shí),這些NMOS管的IsubMAX對(duì)應(yīng)的VG幾乎是相同的,如表3所示。
表3 不同柵氧厚度NMOS管之IsubMAX所對(duì)應(yīng)的VG和VD
圖6 VD=75%BVdss時(shí)不同柵氧厚度N管的Isub-VG曲線
表4中列出的是部分器件的應(yīng)力壽命值和正常工作條件下器件的正常壽命值,W/L=20/0.55、Tox=15 nm、12.5 nm、10 nm。就熱載流子衰退效應(yīng)這單一失效機(jī)理而言,大部分器件的使用壽命可以長(zhǎng)達(dá)數(shù)十年,這說明熱載流子效應(yīng)對(duì)該類型器件影響甚微,利用與之相關(guān)的工藝生產(chǎn)的產(chǎn)品抗熱載流子的能力比較強(qiáng)。
表4 NMOS應(yīng)力壽命和正常壽命
為了考核0.5 μm工藝開發(fā)完成后的可靠性情況,本文提出了對(duì)0.5 μm CMOS工藝進(jìn)行圓片級(jí)可靠性(WLR)評(píng)估,為提高工藝、電路可靠性和及時(shí)在線控制開拓了新思路,給出了相關(guān)的失效機(jī)理和測(cè)試結(jié)構(gòu),并完成了金屬電遷移測(cè)試、器件熱載流子測(cè)試等。測(cè)試得出單一電遷移失效、熱載流子失效壽命可以達(dá)到1×109數(shù)量級(jí)(幾十年),初步實(shí)現(xiàn)了工藝可靠性的在線監(jiān)控。
[1]James D Plummer,Michael D Deal,Peter B Griffin.Silicon VLSI Technology Fundamentals [M].北京:電子工業(yè)出版社,2003.
[2]施敏.半導(dǎo)體器件物理與工藝[M].蘇州:蘇州大學(xué)出版社,2004.
[3]陳星弼,張慶中.晶體管原理與設(shè)計(jì)[M].成都:電子科技大學(xué)出版社,2004.256-258.
[4]Campbell S A.微電子制造科學(xué)原理與工程技術(shù)[M].北京:電子工業(yè)出版社,2003.
[5]Marbell M N,Cherepko S V,Madiar A,et al.An improved large signal model for harmonic-balance simulation of Si LDMOSFETs [A].34th Europ Microw Conf [C].Amsterdam,The Netherlands.2004.225-228.
[6]Tang C W,Tong K Y.A compact large signal model of LDMOS [J].Sol Sta Electron,2002,46(12):2111-2115.
[7]Aarts A C T,Kloosterman W J.Compact modeling of high voltage LDMOS devices including quasi-saturation [J].IEEE Trans Elec Dev,2006,53(4): 897-902.
[8]SU J,FANG J,WU J,et al.Characterization and modeling of a 700 V single crystal diffused LDMOS device [J].Microelectronics,2004,34(2): 192-194.
[9]Yang Y,Woo Y Y,Yi J,et al.A new empirical large singnal model of Si-LDMOSFETs for high power amplifier design[J].IEEE Trans Microwave Theory and Techniques,2001,49(9): 1626-1633.
[10]Wu X L,Chen J N,Ke D M,et al.A circuit micro model of high voltage LDMOS based on numerical simulation[A].IEEE Int Workshop VLSI Design & Video Tech [C].Suzhou,China.2005.90-93.
[11]HE j,ZHANG X.Analytical model of surface field distribution and breakdown voltage for RESURF LDMOS transistors [J].Chinese J Semicond,2001,22(9):1102-1106.
[12]Ameen M,Hebb J.Implanter,RTP system issues for ultrashallow junction formation [J].Sol Sta Technol,2001,44(77): 77-84.