• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看 ?

      基于FPGA的TD-LTE系統(tǒng)上行同步的實現(xiàn)*

      2012-07-03 00:23:56李校林李小文
      電子技術(shù)應(yīng)用 2012年3期
      關(guān)鍵詞:乘法器虛部實部

      李 楊,李校林,李小文

      (重慶郵電大學(xué) 通信與信息工程學(xué)院,重慶400065)

      在LTE系統(tǒng)中,當(dāng)進(jìn)行隨機(jī)接入eNB(網(wǎng)絡(luò)端)和 UE端建立上行同步之后,由于無線信道環(huán)境的改變需要進(jìn)行時域和頻率的同步調(diào)整,所以需要一種算法來完成定時同步的功能。OFDM符號定時同步的目的是找到CP和FFT的起始位置。因符號定時同步發(fā)生錯誤會導(dǎo)致符號間干擾,將影響到UE上行信道性能與容量。因此,性能良好的同步方法對于 OFDM系統(tǒng)非常重要[1,2]。符號定時算法有很多,主要有數(shù)據(jù)輔助算法、非數(shù)據(jù)輔助盲算法和基于循環(huán)前綴的算法[3,4]。前兩種算法相對于基于循環(huán)前綴的算法,實現(xiàn)難度大,而基于循環(huán)前綴算法的計算量比較大。本文為了能更好地完成定時同步,用FPGA的思想來簡化最大似然 (ML)估計算法,并在此基礎(chǔ)上進(jìn)行一些算法的改進(jìn),利用Xilinx的Virtex-5芯片[5]作為硬件平臺實現(xiàn)其算法,完成上行同步定時的功能,并應(yīng)用到項目中。

      1 最大似然估計算法(ML算法)

      如圖1[6]所示,這些樣值包含了一個完整的N+L個樣值的OFDM符號。定義了兩個集合[6]:

      θ和 ε的對數(shù)似然函數(shù)∧(θ,ε)是給定符號定時同步點θ和載波頻率偏移 ε,在中,2N+L樣值點概率密度函數(shù)|(θ,ε)的對數(shù),表示為[6]:

      因為 r(k)是復(fù)高斯隨機(jī)變量,f(r(k),r(k+N))為復(fù)高斯分布概率密度函數(shù),可以簡化為[5]:

      ∧(θ,ε)=|γ(θ)|cos(2πε+∠γ(θ)-ρΦ(θ))式中,∠γ(θ)表示復(fù)數(shù)的相位(幅角)。

      式(1)中,γ(m)表示連續(xù) L個相距為 N的樣值對之間相關(guān)值之和;式(1)的第二項是頻率偏差ε的能量項,這一項要取決于相關(guān)系數(shù)ρ。

      就頻率偏差 ε 而言,要實現(xiàn)式∧(θ,ε)最大化,應(yīng)使余弦項為 1,得到頻率偏差 ε的最大似然估計(θ)=時偏差 θ的最大似然函數(shù)[6]:∧(θ,(θ))=|γ(θ)|-ρΦ(θ),所以,ε 和 θ的聯(lián)合最大似然估計就變?yōu)閇6]:

      2 FPGA實現(xiàn)方案比較和選擇

      由于上行同步時的數(shù)據(jù)來源于第一個子幀的第一個符號,所以循環(huán)前綴CP的長度選擇為160。因此對應(yīng)式(1)、式(2)中的 m 為 0~159。

      方案1:根據(jù)ML算法,相關(guān)能量減去絕對能量得到差值,找到差值的最大值及CP的起始位置。

      相關(guān)能量:

      適用情況:適合高斯白噪聲多徑衰落或多普勒平移偏小的情況。

      優(yōu)缺點:算法簡單,相對精確。但同時實現(xiàn)三個公式,對于硬件來說需要很多的乘法器,占用資源比較大,所需時間也比較長。

      方案 2:直接采用滑動相關(guān)的方法,實現(xiàn)公式(1)。由于絕對能量對相關(guān)能量的影響是一定的,而且數(shù)據(jù)有很好的相關(guān)性。因此,通過相關(guān)能量的運算,運用開方運算比較大小,能夠找到相關(guān)能量最大值 γ(θ)。

      適用情況:信道環(huán)境和數(shù)據(jù)的相關(guān)性都特別好的情況下。

      優(yōu)缺點:算法簡單、易實現(xiàn),精準(zhǔn)度和復(fù)雜度相對于方案1較小。但乘法器使用較多,完成所需要的時間比較長,占用資源比較大。

      方案 3:如果采用方案 2,通過對比數(shù)據(jù)發(fā)現(xiàn):在滑動次數(shù)為0滑動次數(shù)為 1即法器的數(shù)據(jù)相乘部分有 159個數(shù)據(jù)是重復(fù)相乘。每次滑動都有159個數(shù)據(jù)重復(fù)相乘。當(dāng)做完滑動相關(guān)從 r(0)~r(159),共重復(fù)的乘法有159×160個,而在FPGA中占有的乘法器越多資源就越大。所以改進(jìn)的方案2是對360個數(shù)據(jù)進(jìn)行無重復(fù)的相乘,根據(jù)公式,對數(shù)據(jù)進(jìn)行求和,然后再開方比較大小。因此方案3主要是實現(xiàn)公式(1),但是不進(jìn)行滑動相關(guān)。數(shù)據(jù)求和部分:首先是對前160個數(shù)據(jù)的實部和、虛部和分別加上第2 048個數(shù)據(jù)的實部(ad+bc)和虛部(bcad),然后再分別減去第 0個數(shù)據(jù)的實部(ad+bc)和虛部(bc-ad),這樣就實現(xiàn)了一次滑動相關(guān)求和的過程了。依此類推,后面的數(shù)據(jù)處理方式都進(jìn)行相應(yīng)的操作(共160次)。

      優(yōu)缺點:算法簡單、易實現(xiàn)、使用乘法器很少,占用資源相對較小,但精準(zhǔn)度低于方案1。

      從FPGA的速度和面積的角度考慮,方案3比較合理,既占用很少的資源,也能較快地實現(xiàn)同步。

      3 FPGA實現(xiàn)的處理流程

      3.1 整體流程

      整體設(shè)計流程圖如圖2所示。數(shù)據(jù)由中頻通過接口,經(jīng)過接收和存儲模塊,進(jìn)入乘法模塊對360個數(shù)據(jù)操作,乘法器結(jié)果存儲之后進(jìn)入到求和模塊,在求和模塊中實現(xiàn)160個160點求和,經(jīng)過開方和比較模塊找到最大值 max。

      3.2 模塊的解析

      (1)接收和存放模塊

      數(shù)據(jù)從中頻分I、Q兩路數(shù)據(jù)輸出,接收模塊采用2片32 bit寄存器組存放。mem0[31:16]存放 0~159的實部,mem0[15:0]存放 0~159 的虛部。mem1[31:16]存放 2 048~2 207的實部,mem1[15:0]存放2 048~2 207的虛部。

      (2)乘法模塊

      圖 2中,a對應(yīng)的是 0~159的實部,b對應(yīng)的是 0~159的虛部,c對應(yīng)的是 2 048~2 207的實部,d對應(yīng)的是2 048~2 207的虛部。乘法模塊實現(xiàn)了一個復(fù)數(shù)的相乘。一對共軛復(fù)數(shù)需要4個乘法器 (a+bj)×(c-dj)=(ac+bd)+(bc-ad)j。由于需要320個復(fù)數(shù)對應(yīng)相乘,為了更快地完成同步,同時又要考慮資源的情況,一次采用多少乘法器,需要根據(jù)后面的測試和評估情況做出選擇。在權(quán)衡資源與速度后,本設(shè)計一次使用20個乘法器。

      (3)存儲模塊

      存儲模塊的作用是把上一個模塊數(shù)據(jù)相乘后的320數(shù)據(jù)存儲起來。為了方便后面求和模塊的取值,此處采用了4個RAM。圖2中,Re1存放乘法模塊輸出的 0~159的實部,Re2存放乘法模塊輸出的 160~319的實部,Im1存放乘法模塊輸出的0~159的虛部,Im2存放乘法模塊輸出的160~319的虛部。對應(yīng)的RAM的輸入和輸出地址是根據(jù)程序中標(biāo)志位來控制的,對應(yīng)的RAM的輸入值與采用乘法器的個數(shù)有關(guān),采用多個乘法器時輸入值采用位拼接的方式存入輸入端。當(dāng)給出輸出端地址時,讀出的數(shù)據(jù)也是很多個數(shù)據(jù)的位拼接,對應(yīng)取出需要的位數(shù)即可。

      (4)求和模塊

      由于未采用滑動相關(guān)的方案,所以需要對得出的數(shù)據(jù)進(jìn)行加減,才能完成滑動相關(guān)求和的過程。滑動次數(shù)為0及滑動次數(shù)為1時,乘法器的數(shù)據(jù)相乘部分有159個數(shù)據(jù)是重復(fù)相乘。所以可以采用sre<=sum_re+re2[0]-re1[0]求和。其中,sre相對于滑動一次的實部數(shù)據(jù)和,sum_re是未滑動數(shù)據(jù)的實部和,re2[0]是第160個實部(已完成了ad+bc即是一個復(fù)數(shù)和對應(yīng)的復(fù)數(shù)相乘后的實部),re1[0]是第 0個實部(已完成了 ad+bc是一個復(fù)數(shù)和對應(yīng)的復(fù)數(shù)相乘后的虛部)。對應(yīng)的虛部也是這樣操作。實部和虛部分別需要完成160次,即:

      sre<=sre+re2[159]-re1[159]

      sim<=sim+im2[159]-im1[159]

      (5)開方模塊

      采用開方模塊避免了33位數(shù)乘以33位數(shù)的乘法,也避免了乘法器的使用,節(jié)省了資源。開方思想是:對近似規(guī)定為:

      根據(jù)上面的公式,計算 A時不需要計算 I×I、Q×Q,僅需要根據(jù)I、Q的值進(jìn)行近似的逼近即可得到A。應(yīng)用到本設(shè)計中,此處的 I=sre、Q=sim、A=temp。

      (6)比較模塊

      比較由開方模塊出來的max和temp出來的數(shù)據(jù)大小,找出對應(yīng)的位置max_position輸出delete_cp信號,為后面數(shù)據(jù)送到CP、FFT模塊做指示。

      4 FPGA實現(xiàn)結(jié)果及分析

      圖3是FPGA設(shè)計的仿真圖,max_position是用ML算法找到的最大值,即為CP的起始位置值。delete_cp為標(biāo)志位,是為了給后面數(shù)據(jù)輸送到CP模塊、FFT模塊的開始標(biāo)志。仿真程序中設(shè)置了同步的噪聲為33個,max_position的值是33。仿真中,噪聲設(shè)為任意一個小于160的數(shù)X,max_position的值是X。說明ML算法在數(shù)據(jù)相關(guān)性很好的情況下,能準(zhǔn)確地實現(xiàn)同步。圖4是連接項目板子后,用Xilinx ISE10.1中的ChipScope Pro采集到的圖樣。ChipScope Pro主要是在板級調(diào)試過程中,觀察FPGA芯片內(nèi)部的信號??梢钥闯鰉ax_position的值是50,之所以和仿真圖的值不一樣,因為這個數(shù)據(jù)是真實的數(shù)據(jù)?;贛L算法,可以通過板級調(diào)試,成功地實現(xiàn)定時同步。圖5是聯(lián)機(jī)調(diào)試(FPGA、DSP與協(xié)議棧一起調(diào)試)中用Agilent的示波器采集到的波形。B1總線值為50(即max_position的值)。數(shù)字線14中的信號代表delete_cp信號??梢钥闯?,圖5采集到的信號和圖4的一樣,證明在聯(lián)機(jī)調(diào)試中,能夠成功實現(xiàn)同步。從圖3、4、5中觀察到的現(xiàn)象看,方案3的設(shè)計能正確實現(xiàn)ML算法,能夠準(zhǔn)確地實現(xiàn)上行同步。

      ML算法的程序已通過Xilinx ISE10.1[6]的編譯、仿真驗證、板級驗證和聯(lián)機(jī)驗證。其結(jié)果和理論值一致,可以精確到LTE系統(tǒng)要求。該算法滿足了硬件對算法的模塊化、規(guī)則化的要求,因此,它可以充分發(fā)揮硬件的優(yōu)勢,利用硬件的資源和速度,從而實現(xiàn)硬件與算法相結(jié)合的一種優(yōu)化方案。在FPGA設(shè)計中,使速度與面積達(dá)到了很好的平衡,主要體現(xiàn)在乘法模塊。此外,在實現(xiàn)過程中采取了一次做20次乘法的方案,使整個同步的過程完成只需要1 000多個周期,時間比較短,且占用資源很?。⊿lice LUT=7%)。由于該算法的FPGA實現(xiàn)在這個項目的聯(lián)機(jī)調(diào)試中,性能穩(wěn)定,所以該算法的FPGA實現(xiàn)已經(jīng)應(yīng)用到國家科技重大專項項目 “TD-LTE無線終端綜合測試儀表”開發(fā)中。

      [1]馬磊,陳發(fā)堂.TD-LTE系統(tǒng)時頻同步算法仿真及DSP實現(xiàn)[J].光通信技術(shù),2011(10).

      [2]沈嘉,索士強(qiáng).3GPP長期演進(jìn)(LTE)技術(shù)原理與系統(tǒng)設(shè)計[M].北京:人民郵電出版社,2008.

      [3]COULSON A J.Maximum likelihood synchronization for OFDM using a pilot symbol:analysis[J].IEEE Journal on Selected Areas in Common,2001,19(12):2495-2503.

      [4]LEE J,LOU H,TOUMPAKARIS D.Maximum likelihood estimation of time and frequency offset for OFDM systems[J].Electronics Letters,2004,40(10).

      [5]XilinxInc.Foundation series user guide[DB/OL].http://china.xilinx.com/support/documentation/user_guides/ug071.pdf.2010-01-03.

      [6]Jan-Jaap van de Beck,Magnus Sandell.ML estimation of time and frequency offset in OFDM systems[J].IEEE Transaction.on Signal Processing,1997,45(7):1800-1805.

      猜你喜歡
      乘法器虛部實部
      格點量子色動力學(xué)數(shù)據(jù)的虛部分布與信號改進(jìn)*
      兩類特殊多項式的復(fù)根虛部估計
      例談復(fù)數(shù)應(yīng)用中的計算兩次方法
      基于FPGA的流水線單精度浮點數(shù)乘法器設(shè)計*
      淺談?wù)P推ヅ渚W(wǎng)絡(luò)的設(shè)計
      卷宗(2016年8期)2016-11-15 20:56:37
      一種基于電渦流和實部互阻抗檢測的金屬溫度監(jiān)測方法
      電測與儀表(2016年2期)2016-04-12 00:24:48
      溫度對低段工作頻率全固態(tài)中波發(fā)射機(jī)天調(diào)網(wǎng)絡(luò)阻抗影響與改進(jìn)
      乘法器模塊在FPGA中的實現(xiàn)
      基于FPGA 的數(shù)字乘法器性能比較*
      電子器件(2011年6期)2011-08-09 08:07:22
      20×18位符號定點乘法器的FPGA實現(xiàn)
      朔州市| 色达县| 准格尔旗| 自贡市| 读书| 岢岚县| 霍城县| 元谋县| 河西区| 寿阳县| 内丘县| 涿鹿县| 肃北| 淳化县| 新平| 同德县| 越西县| 峨山| 沙坪坝区| 惠水县| 石嘴山市| 佛坪县| 堆龙德庆县| 山阴县| 巫山县| 汨罗市| 东台市| 潮州市| 商城县| 吕梁市| 延长县| 荆州市| 玛纳斯县| 盐津县| 抚州市| 拜城县| 天津市| 二连浩特市| 酉阳| 乐山市| 奉新县|